精华内容
下载资源
问答
  • 特别是可编程逻辑器件(PLD)的出现和广泛应用,引发了数字逻辑电路的设计和开发的手段与方法产生了变革,同时也使数字逻辑电路的实验教学面临新的挑战本文根据作者在文献[1]中提出的一种数字逻辑电路实验教学媒体模型...
  • 数字逻辑电路实验讲义,版本是0.9,也算是还不错啦
  • 这是数字逻辑电路中常用的实验,其中有很多新颖的设计,很实用 这是数字逻辑电路中常用的实验,其中有很多新颖的设计,很实用
  • 这是关于数字逻辑电路实验的分析。非常有用。希望对你有用。
  • 大学生数字逻辑电路实验论文
  • 参赛作品《有趣的数字逻辑电路实验板》-LogicGAME.rar
  • 设计一个多功能数字时钟,具有以下几个功能: (1)能进行正常的时、分、秒计时。 ①使用一个二十四进制和两个流逝进制的计数器级联。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计时器的进位作为技术...
  • 实验报告是本人自己做实验所得,现将其上传,希望对别人有用。
  • 实验报告+Multisim文件(两个)
  • 74LS138D-全加器;74LS138D数字钟原理图;译码器组一位全加器;等等一些电路图msm文件
  • 可以进行多个数字电路实验,门电路实验,逻辑电路实验的具体介绍
  • 数字逻辑电路基础实验 verilog语言编写的 很好的实例
  • verilog数字逻辑电路基础实验源代码
  • Multisim数字电路实验:实验二--组合逻辑电路分析,实验内容丰富规范,适合教师指导教学,希望对各位有用
  • 一. [单选题] 本课程的实验我们采用的实验...[多选题] 数字逻辑电路实验可采用的实验方式是()。 正确答案:ABCD A 、 传统的典型实验 B 、 虚拟实验 C 、 在线实验 D 、 EDA/FPGA实验 [多选题] FPGA实验方式的

    一.

    1. [单选题] 本课程的实验我们采用的实验方式是()。
      正确答案:A
      A 、 EDA/FPGA
      B 、 传统的典型实验
      C 、 虚拟实验
      D 、 在线实验

    2. [单选题] 本次实验要求使用什么方法完成电路设计?
      正确答案:A
      A 、 使用原理图设计全加器的电路
      B 、 使用VHDL语言描述全加器电路

    3. [多选题] 数字逻辑电路实验可采用的实验方式是()。
      正确答案:ABCD
      A 、 传统的典型实验
      B 、 虚拟实验
      C 、 在线实验
      D 、 EDA/FPGA实验

    4. [多选题] FPGA实验方式的实验过程包括()。
      正确答案:ABD
      A 、 使用开发系统将所设计的电路输入到计算机
      B 、 利用开发系统将设计的电路编译生成sof文件
      C 、 提高了实验效率
      D 、 将sof文件写入到可编程器件中进行验证

    5. [多选题] 20分 为了在实验仪上进行验证必须要进行()操作?
      正确答案:ABC
      A 、 电路的输入输出引脚锁定
      B 、 引脚锁定后再次编译
      C 、 下载到可编程器件中
      D 、 引脚锁定后直接下载

    1. [单选题] 本课程实验采用的可编程器件是()。
      正确答案:A
      A 、 Altera公司的cyclone系列的EP1C12F324C8
      B 、 Altera公司的cyclone系列的EP1C20F324C8
      C 、 Altera公司的cyclone系列EP1C4F324C8
      D 、 Altera公司的cyclone系列EP1C12Q240C8

    2. [单选题] VHDL语言是()
      正确答案:C
      A 、 程序设计语言
      B 、 脚本语言
      C 、 硬件描述语言

    3. [多选题] 建立工程文件时工程文件必须注意()。
      正确答案:ABCD
      A 、 工程文件要保存在子文件夹中
      B 、 文件夹不能使用汉字
      C 、 工程名不能使用汉字
      D 、 工程名与源文件的文件名相同

    4. [多选题] 四位全加器的原理是()。
      正确答案:AD
      A 、 两个四位的二进制数相加
      B 、 两个二进制数相加
      C 、 两个1位的二进制数相加
      D 、 考虑低位来的进位

    5. [多选题]关于四位全加器电路输入输出引脚描述正确的是()。
      正确答案:AC
      A 、 四位全加器电路共有9个输入引脚
      B 、 四位全加器电路共有8个输入引脚
      C 、 四位全加器电路共有5个输出引脚
      D 、 四位全加器电路共有4个输出引脚

    三.

    1. [单选题] 七人表决器电路设计实验,实现方法很多,本实验要求同学采用( )设计?
      正确答案:C
      A 、 VHDL输入法实现
      B 、 原理图输入法实现
      C 、 底层用VHDL、顶层用原理图实现
      D 、 底层、顶层都有VHDL语言实现

    2. [单选题]在层次化设计方法设计时,将一个底层模块设计好后,进行另一个模块设计编译时,()。
      正确答案:A
      A 、 先将当前设计模块置顶
      B 、 可直接进行编译,系统会默认是当前模块

    3. [多选题]在使用VHDL语言描述电路时,正确的是()。
      正确答案:ABCD
      A 、 保存文件时文件名必须与实体名一致
      B 、 VHDL语言的每条语句以分号结束
      C 、 文件必须保存在工作库中(子文件夹)
      D 、 不能保存在根文件夹

    4. [多选题] 下面有关信号与变量的区别正确的是()。
      正确答案:ABCD
      A 、 声明所使用的关键字不同
      B 、 声明的位置不同
      C 、 信号赋值与变量赋值的赋值符号不同
      D 、 赋值后起作用的时间不同

    5. [多选题] 七人表决器电路设计的方法很多,有()。
      正确答案:ABCD
      A 、 使用行为描述法实现
      B 、 使用层次化设计方法,底层、顶层都用VHDL实现
      C 、 使用层化设计方法,底层、顶层都用原理图实验
      D 、 使用层次化设计方法、底层用VHDL、顶层用原理图

    四.

    1. [单选题] 组合电路的分析和设计的主要工具是()。
      正确答案:A
      A 、 真值表
      B 、 卡诺图
      C 、 状态表
      D 、 状态图

    2. [单选题] 计数器是按( )计数的?
      正确答案:B
      A 、 时间
      B 、 脉冲
      C 、 频率

    3. [单选题]本实验设计的计数器是()。
      正确答案:A
      A 、 同步时序电路
      B 、 异步时候电路

    4. [多选题] 时序逻辑电路的输出与()有关。
      正确答案:AB
      A 、 当前的输入
      B 、 以前的输入
      C 、 当前的状态
      D 、 以后的输入

    5. [多选题] 本实验设计的十进制计数器是()。
      正确答案:ABC
      A 、 可预置计数器
      B 、 可复位计数器
      C 、 可保持计数器
      D 、 可逆的计数器

    五.

    1. [单选题] 7段数码管有共阴极和共阳极的数码管,实验用的数码管是()。
      正确答案:A
      A 、 共阴极
      B 、 共阳极

    2. [单选题] 共阴极的七段数码管要显示A字符,其段码是()。
      正确答案:B
      A 、 0001000
      B 、 1110111
      C 、 1111111
      D 、 0111111

    3. [单选题] 8位动态数码管显示中要决定某一个数码管显示某一个字型,必须由()决定。
      正确答案:C
      A 、 段码
      B 、 位码
      C 、 段码和位码共同决定
      D 、 字型代码

    4. [多选题] VHDL语言中有的语句分为()两类。
      正确答案:AB
      A 、 顺序描述语句
      B 、 并行描述语句
      C 、 Case语句
      D 、 Wait语句

    5. [多选题] VHDL语言中常见的顺序语句有()。
      正确答案:ABCD
      A 、 赋值语句
      B 、 转向控制语句
      C 、 返回语句
      D 、 空操作语句

    六.

    1. [单选题] 如果同步时序电路的输出仅与现态有关,则这种电路是()。
      正确答案:A
      A 、 Moore
      B 、 Mealy

    2. [单选题] 本实验设计1111序列检测器属于()电路。
      正确答案:A
      A 、 Mealy
      B 、 Moore

    3. [单选题] 本实验的1111序列检测器,其输入序列是()。
      正确答案:A
      A 、 可重叠
      B 、 不可重叠

    4. [多选题] 时序电路按其工作方式可分()。
      正确答案:AB
      A 、 同步时序电路
      B 、 异步时序电路
      C 、 mealy
      D 、 moore

    5. [多选题] 同步时序电路在形式上分为()。
      正确答案:AB
      A 、 Mealy
      B 、 Moore
      C 、 同步时序电路
      D 、 记忆电路

    七.

    1. [单选题] 8位动态数码管显示中要决定某一个数码管显示某一个字型,必须由()决定。
      正确答案:C
      A 、 段码
      B 、 位码
      C 、 段码和位码共同决定
      D 、 字型代码

    2. [单选题] 8位动态数码管显示电路中决定在哪一个数码管显示,使用的是()。
      正确答案:B
      A 、 2-4译码器
      B 、 3-8译码器

    3. [多选题] 本实验采用层次化设计方法进行设计,具体含义是()。
      正确答案:ABCD
      A 、 整个设计分多个层次
      B 、 先设计底层,然后生成底层模块
      C 、 顶层中调用底层模块
      D 、 将整个设计电路分为多个模块,逐个模块实现

    4. [多选题] 本实验的简易电子钟要求的功能具有()。
      正确答案:AB
      A 、 计时
      B 、 复位
      C 、 闹钟
      D 、 校时

    5. [多选题] 简易电子钟具有哪几个功能模块()。
      正确答案:ABCD
      A 、 分频器
      B 、 动态扫描
      C 、 时计数模块
      D 、 分、秒计数模块

    展开全文
  • 西安交大数字逻辑电路课程
  • 数字逻辑电路,基本逻辑门及常用设备用法实验报告。 目的:熟悉Proteus仿真软件的用法,掌握电压表、电流表和示波器等常用仪器仪表的使用方法,掌握常用信号源的基本用法……
  • 数字逻辑电路与计算机组成原理实验指导书.rar
  • 包括D触发器逻辑功能测试1、D触发器逻辑功能测试2、D触发器逻辑功能测试3、利用74LS161设计BCD5421码十进制计数器,multisim模拟电路完全正常
  • 数字电路实验(02)小规模组合逻辑电路实验1:交通灯状态 2020-5-11 一.实验要求 1.1.实验目的 1.认识解决实际组合逻辑问题的一般方法和过程; 2.熟悉基本逻辑门的使用。 1.2.实验器材 1.2输入与门 2.3输入与门 3.4...

    数字电路实验(02)小规模组合逻辑电路实验1:交通灯状态

    2020-5-11

    一.实验要求

    1.1.实验目的

    1.认识解决实际组合逻辑问题的一般方法和过程;
    2.熟悉基本逻辑门的使用。

    1.2.实验器材

    1.2输入与门
    2.3输入与门
    3.4输入或门
    4.非门
    5.直流电压源
    6.Ground
    7.指示灯

    1.3.设计要求

    设计一个交通信号灯工作状态监视逻辑电路,要求:监视交通信号灯的每一组信号灯均由红、黄、绿三盏灯组成,正常工作情况下,任何时刻必须有一盏灯点亮,而且只允许有一盏灯点亮;而当出现其他五种点亮状态时,电路发生故障信号,以提醒维护人员前去修理。

    1.4.设计流程

    1.对交通信号灯监视电路进行逻辑抽象

    取红、黄、绿三盏灯的状态为输入变量,分别用R、A、G表示,并规定灯亮时为1,不亮时为0。取故障信号的输出变量,以Y表示,并规定正常工作状态下Y为0,发生故障时Y为1,其真值表如表1所示。

    表1 监视交通信号灯工作状态真值表

    R A G Y
    0 0 0 1
    0 0 1 0
    0 1 0 0
    0 1 1 1
    1 0 0 0
    1 0 1 1
    1 1 0 1
    1 1 1 1

    2.确定逻辑表达式

    根据监视交通灯真值表写出其逻辑表达式,即:
    Y=RAG+RAG+RAG+RAG+RAGY=R'A'G'+R'AG+RA'G+RAG'+RAG

    3.逻辑表达式化简

    将上式化简后得到
    Y=RAG+RA+AGY=R'A'G'+RA+AG

    4.确定逻辑电路图

    根据化简后的表达式,采用“与门-或门”的方式得到交通灯工作状态监视逻辑电路图,如图1所示

    二.实验图

    一定要接地!

    三.实验报告内容

    3.1.实验步骤

    利用基本的与门、或门和非门实现监视交通信号灯工作状态的逻辑电路,具体实验电路步骤如下所示:
    1.按照图1搭建实验电路。
    规定:输入:逻辑“0”与电压值“0V”对应,逻辑“1”与电压值“5V”对应;
    输出:指示灯“亮”与逻辑“1”对应,指示灯“灭”与逻辑“0”对应;
    2.根据表2中R、A、G的逻辑值改变相应直流电压源的电压值,运行实验,观察输入端和输出之间的状态关系,记录相应的输出于表2中。
    表2 监视交通信号灯工作状态测试结果

    3.2.实验报告

    1.简述交通信号灯监视电路设计流程,补充完整表2;
    逻辑抽象–表达式确定–表达式化简–电路实现

    2.采用与非-与非表达式设计交通信号灯监视电路(提示:将与或表达式两次求反得到与非-与非表达式)。
    根据交通信号灯工作状态真值表,可得到:
    Y=(( R’A’G’+RA +RG +AG)’)’=(( R’A’G’)’·(RA)’·(RG)’·(AG)’)’,因此采用与非-与非方式

    展开全文
  • 实验报告+Multisim文件(两个)
  • 异步时序逻辑电路的设计,数字电路实验,华中科技大学
  • 实验参考答案 是广东药学院的数字电路实验
  • 数字逻辑实验电路

    2012-03-18 00:07:37
    原理图输入法设计电路图、两位全加器的设计电路图、节拍发生器的逻辑电路设计图、数字电子钟的逻辑电路
  • 数字电路实验(03)中规模组合逻辑电路实验1:选择器及其应用 2020-5-12 一.实验要求 1.1.实验目的 1.认识数据选择器的意义和应用; 2.熟悉8选1数据选择器的功能及使用; 3.掌握基于数据选择器解决组合逻辑问题的...

    数字电路实验(03)中规模组合逻辑电路实验1:选择器及其应用

    2020-5-12

    一.实验要求

    1.1.实验目的

    1.认识数据选择器的意义和应用;
    2.熟悉8选1数据选择器的功能及使用;
    3.掌握基于数据选择器解决组合逻辑问题的方法和过程。

    1.2.实验器材

    1.74LS151
    2.直流电压源
    3.指示灯
    4.VCC
    5.Ground

    1.3.实验原理

    数据选择器是组合逻辑电路一种形式,它根据地址码要求,从多路输入信号中选择其中一路作为输出电路,其结构图如图1所示。

    D0Dm-1为m个数据源,A0An-1为n位地址码,数据输出由地址码控制,在结构上类似于一个多掷开关,等效图如图2所示。

    n与m之间关系为m=2n。其输出端表达式为:

    由上式可知其特点:式中包含地址变量的全部最小项是与或形式。而任何逻辑函数都由其最小项与或形式组成,因此用数据选择器可实现任何组合逻辑函数,若函数的变量为k,则相应的地址变量n与k的关系是n=k-1。

    1.4.设计要求

    基于8选1数据选择器74LS151设计实现函数F=A’B’C’+AC+A’BC。要求A连接A2,B连接A1,C连接A0 ,如图3所示。完成图3电路中的未完成的部分,并验证对函数F的实现的正确性。

    二.实验图

    三.实验报告

    3.1.设计流程

    1.公式变换

    按照要求将函数进行变换:
    F=ABC+AC+ABC=(A2A1A0)D0+(A2A1A0)D5+(A2A1A0)D7+(A2A1A0)D3F=A'B'C'+AC+A'BC=(A2'A1'A0')D0+(A2A1'A0)D5+(A2A1A0)D7+(A2'A1A0)D3

    2.电路设计

    将函数F前后对照可知,只要令数据选择器的输入满足:
    D0=D3=D5=D7=1D1=D2=D4=D6=0D0=D3=D5=D7=“1”,D1=D2=D4=D6=“0”

    补充完整电路如图4所示。

    3. 实验验证

    将输出端连接指示灯;数据选择端A、B、C分别接入直流电压源;数据输入端逻辑“1”连接VCC,逻辑“0”接地。规定逻辑“1”电压值为“5V”,逻辑“0”电压值为“0V”。
    根据表1改变A、B、C的输入状态,运行实验,观察输入与输出之间的状态关系(规定指示灯“亮”为逻辑“1”,否则为逻辑“0”),记录相应的输出于表1中。

    输入 输出
    A B C F
    0 0 0
    0 0 1
    0 1 0
    0 1 1
    1 0 0
    1 0 1
    1 1 0
    1 1 1

    3.2.实验报告

    1.根据要求设计完整的实验电路并验证,补充完整表1;

    2.阐述由选择器实现组合逻辑函数的依据及一般过程。

    1.将组合逻辑函数按照数据选择器的输出格式进行变换,2.进行对照,确定各数据选择端、选通端及控制端的输入,3.根据要求搭建电路进行验证。

    展开全文
  • 数字逻辑实验 脉冲控制电路的设计,完整版包括目的、器材、步骤
  • 内含电路原理图,实验步骤,实验结果和实验分析
  • 数字逻辑电路与计算机组成原理实验指导书_v14.EDA技术及应用0 -PAGE \* MERGEFORMAT - 1 -。数字逻辑电路与计算机组成原理。实验指导书2016.1山东大学PAGE \* MERGEFORMAT - 21 -目录TOC \o "1-3" \h \z \u ...

    数字逻辑电路与计算机组成原理实验指导书_v14.

    EDA技术及应用

    0 -

    PAGE \* MERGEFORMAT - 1 -

    数字逻辑电路与计算机组成原理。

    实验指导书

    2016.1

    山东大学

    PAGE \* MERGEFORMAT - 21 -

    目录

    TOC \o "1-3" \h \z \u HYPERLINK \l "_Toc440030982" 第1章 QuartusII软件使用介绍 PAGEREF _Toc440030982 \h - 1 -

    HYPERLINK \l "_Toc440030983" 1.1 QuartusⅡ图形输入法 PAGEREF _Toc440030983 \h - 1 -

    HYPERLINK \l "_Toc440030984" 1.2 仿真验证 PAGEREF _Toc440030984 \h - 12 -

    HYPERLINK \l "_Toc440030985" 1.3 QuartusⅡ文本输入法使用介绍 PAGEREF _Toc440030985 \h - 16 -

    HYPERLINK \l "_Toc440030986" 1.4 层次化设计方法 PAGEREF _Toc440030986 \h - 18 -

    HYPERLINK \l "_Toc440030987" 第2章 实验系统介绍 PAGEREF _Toc440030987 \h - 20 -

    HYPERLINK \l "_Toc440030988" 2.1 实验系统组成 PAGEREF _Toc440030988 \h - 20 -

    HYPERLINK \l "_Toc440030989" 2.2 实验硬件平台 PAGEREF _Toc440030989 \h - 21 -

    HYPERLINK \l "_Toc440030990" 2.2.1实验硬件平台结构介绍 PAGEREF _Toc440030990 \h - 21 -

    HYPERLINK \l "_Toc440030991" 2.2.2 实验硬件平台的资源简介 PAGEREF _Toc440030991 \h - 21 -

    HYPERLINK \l "_Toc440030992" 2.2.3 实验硬件平台的连接 PAGEREF _Toc440030992 \h - 24 -

    HYPERLINK \l "_Toc440030993" 2.3 实验软件介绍 PAGEREF _Toc440030993 \h - 24 -

    HYPERLINK \l "_Toc440030994" 2.3.1 实验软件的安装 PAGEREF _Toc440030994 \h - 24 -

    HYPERLINK \l "_Toc440030995" 2.3.2 本地实验 PAGEREF _Toc440030995 \h - 25 -

    HYPERLINK \l "_Toc440030996" 2.3.2 远程实验 PAGEREF _Toc440030996 \h - 29 -

    HYPERLINK \l "_Toc440030997" 第3章 数字逻辑电路实验 PAGEREF _Toc440030997 \h - 30 -

    HYPERLINK \l "_Toc440030998" 3.1 实验用资源介绍 PAGEREF _Toc440030998 \h - 30 -

    HYPERLINK \l "_Toc440030999" 3.2 数字逻辑电路实验 PAGEREF _Toc440030999 \h - 30 -

    HYPERLINK \l "_Toc440031000" 实验1 数据选择器 PAGEREF _Toc440031000 \h - 31 -

    HYPERLINK \l "_Toc440031001" 实验2 全加器 PAGEREF _Toc440031001 \h - 32 -

    HYPERLINK \l "_Toc440031002" 实验3 十进制数加法器 PAGEREF _Toc440031002 \h - 34 -

    HYPERLINK \l "_Toc440031003" 实验4 译码器 PAGEREF _Toc440031003 \h - 35 -

    HYPERLINK \l "_Toc440031004" 实验5 八位寄存器 PAGEREF _Toc440031004 \h - 36 -

    HYPERLINK \l "_Toc440031005" 实验6 同步模4可逆计数器 PAGEREF _Toc440031005 \h - 38 -

    HYPERLINK \l "_Toc440031006" 实验7 异步模8加1计数器

    展开全文
  • 中山大学数字电路逻辑设计实验报告.pdf

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 12,168
精华内容 4,867
关键字:

数字逻辑电路实验