精华内容
下载资源
问答
  • 实现hdlc收发控制,包括0x7e帧头检索、数据整理、crc校验等
  • HDLC的FPGA实现方法

    2020-10-19 04:55:10
    HDLC的基本定义出发,通过对FPGA设计输入的模块化描述,介绍一种能够在可编程逻辑芯片中实现HDLC功能的方法。
  • HDLC的源代码

    2019-08-31 13:46:15
    HDLC的源代码,参考 源代码
  • X.25、HDLC、ATM、FR的比较手册
  • 一种基于PCI9054和FPGA的HDLC通信卡设计方案和功能实现。介绍了该HDLC通信板卡的设计思路和系统组成、PCI总线设计的关键技术和FPGA的选型、简化HDLC协议的FPGA实现及接口控制逻辑,给出了该HDLC通信卡数据收发的时序...
  • 高级数据链路控制规程HDLC 协议中文版 来自中兴
  • 基于STM32F103的HDLC通信接口设计与实现.pdf
  • HDLC的DSP与FPGA实现

    2021-01-19 22:40:04
     HDLC(数据链路控制)广泛应用于数据通信领域,是确保数据信息可靠互通的重要技术。实施HDLC的一般方法通常是采用ASIC器件或软件编程等。  HDLC的ASIC芯片使用简易,功能针对性强,性能可靠,适合应用于特定用途的...
  • 文中针对专用ASIC 芯片实现HDLC 协议针对性强,使用不灵活等特点,提出了使用FPGA IP 核来实现HDLC 接口的设计方案。HDLC IP 核包括3 个模块:对外接口模块、接收模块和发送模块。IP 核接收到新数据后存入接收FIFO,...
  •  HDLC(高级数据链路控制)广泛应用于数据通信领域,是确保数据信息可靠互通的重要技术。实施HDLC的一般方法通常是采用ASIC器件或软件编程等。  HDLC的ASIC芯片使用简易,功能针对性强,性能可靠,适合应用于特定...
  • 摘要: HDLC(高级数据链路控制)的一般实现方法为采用ASIC器件和软件编程等。应用ASIC器件时设计简单,但灵活性较差;软件编程方法灵活,但占用处理器资源多,执行速度慢,实时性不易预测。FPGA器件采用硬件处理...
  • HDLC(High Level Date Link Control)协议是通信领域中应用广泛的协议之一,它是面向比特的数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多控制复杂...
  • 摘要:阐述了MPC860芯片及其SCC接口的基本工作原理,介绍了在SCC通道上实现HDLC协议的基本设计思想及具体实现,并给出了主要功能函数的设计流程。  关键词:HDLC MPC860 VxWorks操作系统 驱动程序 HDLC作为一种...
  • 摘要:设计了一种基于FPGA的HDLC协议控制系统该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及功能仿真...
  • 为了实现军航管制系统中雷达数据的可靠传输,根据HDLC协议的帧结构和循环冗余校验(CRC)原理,提出了一种新型的基于并行机制的HDLC协议控制器,讨论采用FPGA新技术实现HDLC协议帧的构成,解析模块及其内部的CRC码...
  • Qt GUI应用程序的示例项目通过HDLC协议控制Arduino UNO上的伺服。 HDLC协议用于将所有通信包装到。 在Qt GUI和Arduino的两端,有效的HDLC帧都将传递到命令路由器或调度程序。 命令路由器/调度程序 应用程序定义的...
  • 摘 要:针对SDH传输系统板间通信传统设计方法的不足,介绍一种采用HDLC协议进行设计的新方法.并在MPC852T型嵌入式微处理器上得以实现。严格的验证证明其在可靠性和传输速率方面获得了很好的性能。 关键词:UART:...
  • 摘要:以ARM7TDMI为内核的Samsung公司S3C4510B网络微控制器(Networking MCU)为基础,重点论述如何通过DMA(直接内存访问)方式实现HDLC通信。对软件设计中缓冲描述符、DMA状态配置和控制、ISR服务程序设计以及相关...
  • 摘 要:本文介绍了一种用FPGA实现的HDLC转E1的协议控制器,能实现将速率为N×64Kbps(N=1~124)的HDLC数据分接至M路(M=1~4)E1信道中传输,并允许各路E1的最大时延为64ms。讨论了E1帧结构设计和系统的FPGA实现方法。...
  • 通过对FPGA进行VHDL编程,实现了将速率为N×64Kbps (N=1~124)的HDLC数据按比特分接至M路(M=1~4)E1信道中传输,并充分利用E1奇帧的TS0时隙,为用户提供12Kbps的同步数据传输通道,而且允许各路E1有64ms的时延。...
  • HDLC(High Level Date Link Control)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多...
  • 针对飞控模拟装置中基于HDLC协议通信需求,完成了一种新的基于FPGA+ARM架构HDLC协议控制器的设计。文中首先介绍了HDLC 协议的帧结构和循环冗余校验( CRC)原理,然后结合FPGA可进行任意数据宽度操作和ARM编程简单灵活...
  • 摘要 三星16/32位ARM处理器S3C4510B是目前在国内应用非常广泛的一种性价比很高的ARM处理器,本文在介绍S3C4510B中HDLC通道结构特点的基础上,详细说明了4510中HDLC通道在DMA收发方式下的工作过程,使用方法和编程中...
  • 针对移动通信系统中基带处理单元+射频拉远单元的分布式基站架构的主流趋势,分析了HDLC协议的帧结构,通过MPC852T和XC5VLX50T完成了光收发模块的控制和数据交换,实现了BBU和RRU的信令交互。该设计已经在4G基站产品...
  • 在WTB底层协议的研究中,其基本帧格式与ISO3309的HDLC要求一致,故设计了一种基于FPGA的HDLC编解码器。重点介绍了协议和实现方法,给出了相应的Verilog代码,通过硬件下载与标准的WTB网卡通信,实现相应解析,达到ISO...
  • 网络协议之HDLC帧格式

    2020-10-01 12:54:55
    主要为大家介绍了高级数据链路控制HDLC,是一个在同步网上传输 数据、面向比特的数据链路层协议,它是由国际标准化组织根据IBM公司的SDLC协议扩展开发而成的,需要的朋友可以参考下
  • 设计了一种基于FPGA的HDLC协议控制系统?熏该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及...
  • 提出了采用高级数据链路控制(HDLC)作为换流阀系统中控制主机与阀基控制单元(VCU)之间通信协议的应用方式。该换流阀系统为三级控制系统,在控制主机和VCU上采用现场可编程逻辑阵列(FPGA)实现了HDLC收发器模块,...
  • HDLC通信协议

    2019-01-23 10:36:16
    HDLC协议详述,主要详细描述了HDLC协议的数据链路规程、HDLC的基本概念、HDLC帧结构、控制字段和参数

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 15,221
精华内容 6,088
关键字:

HDLC

友情链接: 0140278.rar