精华内容
下载资源
问答
  • 实验报告是本人自己做实验所得,现将其上传,希望对别人有用。
  • 设计一个多功能数字时钟,具有以下几个功能: (1)能进行正常的时、分、秒计时。 ①使用一个二十四进制和两个流逝进制的计数器级联。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计时器的进位作为技术...
  • 中山大学数字电路逻辑设计实验报告.pdf
  • 数字逻辑电路,基本逻辑门及常用设备用法实验报告。 目的:熟悉Proteus仿真软件的用法,掌握电压表、电流表和示波器等常用仪器仪表的使用方法,掌握常用信号源的基本用法……
  • 内含电路原理图,实验步骤,实验结果和实验分析
  • 数字逻辑实验报告 要求:在maxplus2环境中,设计RS触发器的逻辑电路图,并对其功能特性进行验证 数字电路 数字逻辑实验报告 在maxplus2环境中,设计RS触发器的逻辑电路图,并对其功能特性进行验证
  • 实验报告+Multisim文件(两个)
  • 数字逻辑实验报告-交通灯控制电路 摘要 1 一、总体分析及框架 1.1设计一个东西方向和南北方向十字路口的交通灯控制电路 1.2交通灯控制电路分析 1.2.1交通灯运行状态分析 1.2.2电路工作总体框架 二、交通灯控制...
  • 实验三.利用MSI设计组合逻辑电路 实验报告答案
  • 数字逻辑实验报告

    2014-10-21 00:20:42
    数字逻辑实验报告 需要的师弟师妹可以下载参考
  • 数字电路实验报告

    2013-05-28 20:25:32
    基本门电路和组合逻辑电路分析的完整实验程序和实验报告 VHDL Quartus
  • 数字逻辑专题实验,数字钟设计的实验报告,有部分原理图和相信设计流程
  • 数电实验报告,北邮版,共四次实验课最后提交的实验报告,相信会很有用。
  • 大连外国语大学软件学院1数字逻辑电路概述数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合...

    大连外国语大学软件学院

    1-38-jpg_6_0_______-171-0-0-171.jpg

    1数字逻辑电路概述

    数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是由与门、或门和非门等门电路组合形成的逻辑电路;时序逻辑电路是由触发器和门电路组成的具有记忆能力的逻辑电路。

    有了组合逻辑电路和时序逻辑电路,再进行合理的设计和安排,就可以表示和实现布尔代数的基本运算。

    数字逻辑电路有易于集成、传输质量高、有运算和逻辑推理能力等优点,因此被广泛用于计算机、自动控制、通信、测量等领域。一般家电产品中,如定时器、告警器、控制器、电子钟表、电子玩具等都要用数字逻辑电路。

    (阐述数字逻辑的现状、目的、意义、功能、方法及作用)2第一种数字逻辑电路

    方法原理及功能

    数据选择器又称为多路开关,是一种重要的组合逻辑器件,它可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多的逻辑功能,例如函数发生器、桶形移位器、并串转换器、波形产生器等。

    1、与非门实现二选一数据选择器:

    用一种74SL153及门电路设计实现一位全加器,输入用三个单刀双掷开关分别代表A、B、C,输出用两个指示灯分别代表L1、L1。

    设计过程与结果(描述方法的操作过程和结果,配截图详细介绍)

    在元件库中单击TTL,再单击74LS系列,选中74LS153D。

    展开全文
  • SCAU数字电路逻辑设计实验课,第一次实验,用74LS00s and 74LS04s,用最少的元件制作一个异或门实现
  • 数字电路逻辑设计实验报告——数码管扫描显示控制器的设计与实现 用VHDL语言设计并实现六个数码管串行扫描电路,要求同时显示0、1、2、3、4、5这6个不同的数字图形到6个数码管上,仿真并下载验证其功能
  • VHDL实现4 选 1 数据选择器、共阴极 7 段数码管译码器、分频器、带异步复位的 8421 码十进制计数器,将分频器、计数器和数码管译码器 3 个电路进行连接
  • 大连外国语大学软件学院《数字逻辑电路》考查试卷成绩评定:1数字逻辑电路概述数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻借设 计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的...

    文档介绍:

    .

    大连外国语大学软件学院

    《数字逻辑电路》考查试卷

    成绩评定:

    1数字逻辑电路概述

    数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻借设 计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构 可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是由与门、或门和非门等门电路组 合形成的逻辑电路;时序逻辑电路是由触发器和门电路组成的具有记忆能力的逻辑电 路。有了组合逻辑电路和时序逻辑电路,再进行合理的设计和安排,就可以表示和实现 布尔代数的基本运算。

    数字逻辑电路有易于集成、传输质量高、有运算和逻辑推理能力等优点,因此被广 泛用于计算机、自动控制、通信、测量等领域。一般家电产品中,如泄时器、告警器、 控制器、电子钟表、电子玩具等都要用数字逻辑电路。

    (阐述数字逻辑的现状、目的、意义、功能、方法及作用)

    2第一种数字逻辑电路

    2.1方法原理及功能

    数据选择器又称为多路开关,是一种重要的组合逻辑器件,它可以实现从多路数拯中选 择任何一路数据输岀,选择的控制由专门的端口编码决N,称为地址码,数据选择器可以完 成很多的逻辑功能,例如函数发生器、桶形移位器、并串转换器、波形产生器等。

    1、与非门实现二选一数据选择器:

    用一种74SL153及门电路设计实现一位全加器,输入用三个单刀双掷开关分別代表A、

    B、C,输出用两个指示灯分别代表LI、Lio

    2.2设计过程与结果(描述方法的操作过程和结果,配截图详细介绍)

    在元件库中单击TTL,再单击74LS系列,选中74LS133D。

    A19Q £ Q 4 •Illi

    亠・

    -Lq

    4

    74LS153D

    仿真结果

    Qwcj ・1; hie 尸 st "a t*a ww wm

    Oet« ・ r

    □DCD

    •«、c •・'

    实际结果

    单独打开开关A, B, C时;

    LI灯泡亮

    任意打开两个开关:

    灯泡L2亮

    L

    1 和 L

    2 都 亮

    G t«*!l Mi a M刃・・・ 1A1I MU •»>:

    oom

    d w OOCD

    同时打开开关A, B, C时: 灯泡LI, L2同时亮。

    3. 3心得体会

    经过许多次的失败,在不断尝试中选择一个适合的方式去解决问题,加强对电路的理解。 通过该实验可以培养我们的动手能力和对数字电路的理解。经检验,符合真值表,达到 数据选择的作用。741S153为双四选一数据选择器,几多一个非门和或门可以组成数据 比较器。能更好的掌握相关芯片的知识,了解其用途。

    失败电路一:

    处P 0CU y I«(T ma A«:3l BCVWI

    失败电路二:

    ▼診-个 or ah Mjt»n(K-i«rJ5••:

    .iff 3

    FjK:;) go Utt) q MO: W4/A1 I«iJ! K»!l> BCCft) MMbl

    ■ QQQQ 山・口。 < »l-ww- d?

    D3・ X^ir o

    C3

    3第二种数字逻辑电路

    内容来自淘豆网www.taodocs.com转载请标明出处.

    展开全文
  • 数字逻辑与数字电路课程时的一些实验报告数字逻辑与数字电路》实验指导 实验1.Verilog HDL输入方式组合电路的设计 多路选择器和三人表决电路的设计 (1) 实验目的:进一步熟悉Quartus II的Verilog HDL文本设计...
  • 数字逻辑实验报告.doc

    2021-07-07 10:57:08
    必做 实验一 集成电路的逻辑...实验二 组合逻辑电路分析与设计 实验三 血型关系检测电路的设计 选做 题1 实验四 同步时序逻辑电路分析与设计 题2 实验五 计数、译码和显示电路 题3 实验六 异步时序逻辑电路分析与设计
  • 基本门电路及门电路综合实验,组合逻辑电路实验,时序逻辑电路实验,基于Libero Soc的基本门电路实验,基于Libero Soc的基本门电路综合实验,基于Libero Soc的组合逻辑电路设计实验,基于Libero Soc的时序逻辑电路...
  • Multisim数字电路实验:实验二--组合逻辑电路分析,实验内容丰富规范,适合教师指导教学,希望对各位有用
  • 5、掌握组合逻辑电路设计的一般方法,能应用集成电路芯片74LS138、74151等进行组合逻辑电路设计。 二、实验内容及步骤 (一)熟悉仿真软件Proteus,对TTL基本门电路(与门、或门、非门、与非门、或非门、异或门、与...
  • 华中科技大学计算机学院数字逻辑实验报告 2013年 《常用中规模集成电路的VHDL设计》 实验一:异步时序逻辑电路的设计 实验二:常用中规模集成电路的VHDL设计
  • 数字逻辑实验报告模板,空白的便于别人使用。

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 3,374
精华内容 1,349
关键字:

数字逻辑电路实验报告