精华内容
下载资源
问答
  • 77信号传输减少耦合导致延迟变化.pdf
  • 需要注意的是,这是快时钟到慢时钟域的控制信号传输,要防止信号丢失的情况,也就是需要将控制信号延长到一定的长度。 从慢时钟到时钟的波形就不画了, 但是主要符合 两个时钟(无论是快到慢还是慢到快)存在最小...

    1、跨时钟域与亚稳态

      跨时钟域通俗地讲,就是模块之间有数据交互,但是模块用的不是同一个时钟进行驱动,如下图所示:

                             

     

      左边的模块1由clk1驱动,属于clk1的时钟域;右边的模块2由clk2驱动,属于clk2的时钟域。当clk1比clk2的频率高时,则称模块1(相对于模块2)为快时钟域,而模块2位为慢时钟域。根据clk1和clk2是不是同步时钟,可以将上面的跨时钟域分为跨同步时钟域(clk1与clk2是同步时钟)和跨异步时钟域(clk1和clk2不是同步时钟)。根据信号是控制信号还是数据信号可以分为跨时钟域的控制信号传输和数据信号的传输。

      在跨时钟域的信号传输过程中,可能出现亚稳态的情况,这个时候,需要同步器进行同步,减小亚稳态传播下去的概率;注意这里的同步器只能减少亚稳态往下传播的概率,如果产生亚稳态,亚稳态恢复稳定后的电平不一定是正确的电平,如果稳定后的电平是错误的,那么就很有可能引起后面的逻辑的错误,这是需要强调的;当然,一般情况下(我这里是说一般情况)很少发生亚稳态,不然后面的逻辑岂不是要挂?

      根据上面的内容可知,跨时钟域可能需要同步器来抑制亚稳态的往下传播的概率,根据情况的不同需要不同的同步器,大致情况如下所示:

    跨同步时钟域

    快时钟域到慢时钟域

    控制信号传输

    跨异步时钟域

    慢时钟域到快时钟域

    数据信号传输

                ·跨同步时钟域下,快时钟域到慢时钟域 的控制信号传输;

                ·跨同步时钟域下,慢时钟域到块时钟域 的控制信号传输;

                ·跨同步时钟域下,快时钟域到慢时钟域 的数据信号传输;

                ·跨同步时钟域下,慢时钟域到块时钟域 的数据信号传输;

                ·跨异步时钟域下,快时钟域到慢时钟域 的控制信号传输;

                ·跨异步时钟域下,慢时钟域到块时钟域 的控制信号传输;

                ·跨异步时钟域下,快时钟域到慢时钟域 的数据信号传输;

                ·跨异步时钟域下,慢时钟域到块时钟域 的数据信号传输;

      看着这八大类型,心里就虚,但是这里先剧透一下,在数据的传输(主要是多位数据的传输)里面,无论是跨同步还是跨异步,主要(注意是主要)都是使用比较大的同步隔离器,进行隔离缓冲数据,比如FIFO、RAM;因此一般就会分为控制信号(一般是1位信号)和数据这两种情况设计同步器。跨时钟域的数据传输我们放在最后讲。今天主要整理跨时钟域的控制信号传输。

       我在前面的一篇博客中说到了同步电路与异步电路的区分:http://www.cnblogs.com/IClearner/p/6440488.html 。这里我们要随机应变,在这里更新一下传统同步时钟的概念:系统中的多个时钟,如果他们的边沿相对的时间差固定(或者说相位固定),那么就属于同步时钟。它们可以是不同时钟源产生的,但是通过锁相环把它们之间的相位进行固定,因此是同步时钟。它们可能是同一时钟源产生的,但是经过分频之后,它们之间的相位随着初始相位和时间变化,这类时钟可以叫他同步时钟,但是从这个传统的概念出发,这就是异步时钟(这个与我上面的那篇博客不一样,要注意),在处理上当做异步时钟进行处理。好了,说了这么多,接下来我们就根据时钟的分类来进行说说吧。

     

    2、跨同步时钟的控制信号传输

        (1)同频同相位的两个同步时钟

    波形如下所示:

                  

     

      这两个时钟可以看做是同一个时钟,也就是单时钟设计,允许有1个时钟的周期进行传输数据,因此只要满足普通的同步电路设计要求(满足建立时间和保持时间,控制信号的传输延时要在一定范围内)就可以了,不会出现亚稳态,也不会出现数据丢失的情况,一般不需要同步器。

     

    (2)同频不同相位的两个同步时钟

    波形如下所示:

                  

     

      这个固定的相位可以看成是时钟的偏移,允许的传输时间小于一个时钟周期,但是只要满足控制信号的输出是在clk1的控制下进行翻转的,因此只要满足同步设计的一般要求(满足建立时间和保持时间,控制信号的传输延时要在一定范围内),就可以满足时序,不会出生亚稳态,也不会出现数据丢失的情况,因此一般不需要同步器。

     

    (3)不同频,但是存在整数倍的关系

    假设没有初始相位差(或者即使有初始相位差固定,也可以通过后期修复),clk1的时钟频率是clk2的3倍。

     

      ·当从快时钟域跨到慢时钟域时(也就是控制信号从clk1的模块传输到clk2的模块),波形如下所示:

                  

      如果是clk1在第2个上升沿进行发送信号,只要控制信号在3个clk1的周期内到达,就不会出现亚稳态;...如果clk1在第4个上升沿进行发送信号,就需要控制信号在1个clk1的周期内到达,就不会出现亚稳态。因此只要控制信号从发送时钟域出发到达目的时钟域的时间小于clk1的时钟周期,就不需要同步器;一般情况下,控制信号是触发器触发,触发器捕获,一般满足这个关系,如下所示:

                     

    然而需要注意的,这个是从快传到慢,慢时钟域可能会采样不到控制信号从而丢失控制信号,也就是说,我控制信号在从clk1跑到clk2,并且保持一个时钟(clk1)周期,但是你clk2的时钟沿还没有来,等到clk2的上升沿来了,我这个控制信号就已经更新(或者失效)了,上面恰好在时钟clk2上升沿的前一个时钟周期clk1发出信号才采到,如果不是那个时候发送,就会丢失控制信号,如下所示:

                       

      在第2个时钟沿发送信号的时候,只持续了一个时钟周期,因此clk2捕捉不到(这样就是功能性错误了,不单单是时序上的亚稳态而已了);只有在第4个时钟沿的时候发送控制信号,clk2才捕捉得到。因此我们就需要把这个控制信号的周期延迟到clk1周期的3倍,这个可以通过计数器或者状态机进行实现,延长后的波形如下所示:

                       

      可见,这时候不论在上面时候进行发送数据,clk2都能捕捉得到。

      因此一般情况下不需要同步器,但是需要把快时钟域的控制信号根据进行延长合适的时间(根据时钟之间的倍数关系进行确定,控制信号的长度要≥捕获时钟的周期,一般取1.5倍,上图只是1倍),避免慢时钟域丢失信号。

     

        ·当慢时钟到快时钟域时(也就是控制信号从clk2的模块传输到clk1的模块),波形如下所示:

                          

    很显然,快时钟能够采样得到慢时钟的控制信号,而且采样了三次,输出为:

                          

    Clock2的控制信号就达到了clk2周期的3倍,如果只需要1个clk周期的控制信号,可以通过上升沿检测电路实现,其输出波形如下所示:

                           

     

                           

     

    3、时钟同源,周期之间非整数倍的跨时钟域

      当两个时钟都来源于同一个时钟,经过PLL分频之后,产生两个时钟时钟,一个时钟是另外一个时钟的非整数倍,相位是随时间变化的。在这种情况下,我们可以把这两个时钟当做同步时钟,也可以当做异步时钟;在传统的设计中,这样的时钟会当做异步时钟进行处理。下面我们就来看看这样的时钟处理要不要加同步器吧。

      假如时钟源的时钟频率为clk,经过PLL后,产生一个时钟clk1和一个时钟clk2:

                                                          

      假设clk1是快时钟,clk2是慢时钟。由于控制信号仅仅在两个时钟域的触发器之间传输,触发器之间不存在任何逻辑,因此控制信号从发送触发器到捕获触发器的时间很小,假设为t ps,当发送沿与捕获沿之间的间距大于tps,就不会产生亚稳态(理论情况,不考虑时钟偏移、翻转等因素)。当clk1的频率不是clk2的整数倍的时候,他们的相位是随着时间的改变而改变的,在知道了clk1和clk2的频率后,就可以知道理论下clk1和clk2的相位关系,那么就会有下面的情况:

    (其实也就分为要不要加同步器的的情况)

      (1)(跨时钟域无论是快到慢还是慢到快)两个时钟存在最小相位差,且最小相位差大于t。如下所示:

                               

     这里的这种情况下,时钟最小最小的相位差T>t,也就是说,控制信号不会违反捕获寄存器的建立时间和时间。需要注意的是,这是快时钟到慢时钟域的控制信号传输,要防止信号丢失的情况,也就是需要将控制信号延长到一定的长度。

    从慢时钟到时钟的波形就不画了, 但是主要符合两个时钟(无论是快到慢还是慢到快)存在最小相位差,且最小相位差大于t,就不会违反建立时间和保持时间,基本不会产生亚稳态。因此在这种情况下,是不需要同步器的。

     

      (2)(跨时钟域无论是快到慢还是慢到快)两个时钟中,发送沿到接收沿的相位很窄,小于t,也就是违反捕获寄存器的建立时间和保持时间,但是下一次的发送沿到接收沿的相位很大(不违反捕获寄存器的建立时间和保持时间)的情况,如下所示:

                 

    在相位小的地方,建立时间不足,引起了亚稳态,这时候就要上我们的同步器了,这里隆重推出我们的同步器——双D触发器,其电路图如下所示:

                                  

    要注意,其中间不能有任何组合逻辑,电路图与对于的时序关系如下所示(代码就不写了,电路简单):

                                      

       再次强调,双D触发器(触发器链)只能抑制亚稳态往下传输(或者减小其往下传输的概率),并不一定能够同步正确的控制信号的值,这与亚稳态稳定后的值有关,上图中一级触发器的亚稳态稳定后的值恰好是高电平,因此二级触发器采样后的输出值为高电平。如果上图中一级触发器的亚稳态稳定后的值是低电平,那么二级触发器采样后的输出值将为低电平,也就是输出了错误的控制信号。

    这里再啰嗦一下,在这种情况下(也就是有亚稳态的情况下),从慢到快,只有亚稳态的问题;而从快传输到慢,不仅有要抑制亚稳态往下传播的问题,还有控制信号丢失的问题,这里就需要延长控制信号的长度或者采取其他措施(后面会讲)。

     

      (3)两个时钟相邻的几次发送沿和接收沿的相位差都很小的情况,如下图所:

               

      这种情况可以说就基本是异步时钟域之间的控制信号传输了,在这种情况下,必定要加触发器链同步器,抑制亚稳态往下传播。跟前面的情况一样,从慢到快,只有亚稳态的问题;而从快传输到慢,不仅有要抑制亚稳态往下传播的问题,还有控制信号丢失的问题,这里就需要延长控制信号的长度或者采取其他措施(后面会讲)。

     

    4、跨异步时钟域的控制信号传输

      其实跨异步时钟域的波形跟前面的3.(3)类似,只不过两个时钟域的时钟是完全没有关系的时钟而已。在这样的情况下,我们可以采取跟前面类似的方法:首先触发器链抑制亚稳态的传输一定是要的,然后是快时钟到慢时钟的问题,也就是采样短脉冲的控制信号问题,除了对控制信号进行延长之外,我们还可以其他的方法,下面就来整理整理吧:

      (1)握手/反馈机制

    采用握手反馈机制,即可以抑制亚稳态的传输,又可以正确地传输控制信号。这种握手/反馈机制对所有的跨异步时钟的控制信号都有用,不过主要用在快到慢时钟、易产生亚稳态的情况。说了那么多,都没有实在的,下面就来看点实在的吧——握手/反馈机制电路图:

                        

    波形如下所示(手绘....):

                        

    其实原理很简单,当控制信号变高时(adat与adat1),慢时钟域的触发器链(bdat1和bdat2)进行采样,采样得到的高电平(bdat2)后,也就是确认采样得到控制信号后,再通过触发器链反馈给快时钟域(abdat1和abdat2),让快时钟域把控制信号拉低(拉低的或者处理时长在后面有电路),就完成控制信号的正确跨时钟传输。本来不想写代码了的,毕竟有电路了,但是想想还是贴一下代码吧,毕竟最近整理过程中都没有写代码了,感觉有点生疏了,代码如下(如果有错请指出):

                      

        当然,在慢时钟域阶段,我们也可以添加边沿检测(上升沿)电路,一方面让输出只有一个脉冲的控制信号,另一方面准确地进行控制,以防止亚稳态的干扰。

       在上面的握手方案中,我们通过反馈信号进行控制信号的延时来让慢时钟域充分采样得到控制信号,本质上是也是对控制信号的延时。这个延时的具体实现,需要对控制信号的产生逻辑进行处理,来满足延时的要求,如下所示:

               

    除了上面对控制信号处理之外,我们还可以对快时钟域的时钟动点手脚,具体电路如下所示:

                                    

      这里通过让快时钟域触发器(特指rd_en触发器)的时钟停止工作的方式,让控制信号保持一定的时间。时钟停止之后,rd_en触发器的输出就会保持不变,等到反馈信号回来,告知慢时钟域采样得到高电平后,再恢复快时钟域的时钟,波形如下所示:

                                

     

    时钟停止的逻辑电路(类门控电路)的代码如下所示(代码如果有错,欢迎指出):

                                  

      当然,这是一个组合电路。这样子会令后面的输出电路产生毛刺,类似于门控时钟那样,于是乎我们就可以使用门控时钟那样的技巧,防止输出产生毛刺。这里就不详细说明了。

     

      (2)窄脉冲捕捉电路

      前面的控制信号,它都需要反馈信号来把有效拉为无效,可以说这个控制信号是不“自由”的。有时候,我们需要捕捉异步短脉冲控制信号,这个控制信号完全由前面的逻辑电路生成,与我后面的电路信号无关,也就是说没有反馈信号,你也需要采样到这个短脉冲控制信号。下面的窄脉冲捕捉电路可以捕捉到快时钟域产生的异步窄脉冲控制信号,电路如下所示:

                            

    波形图如下所示:

                      

       从波形图中可以知道,这是利用了脉冲信号的上升沿进行输出脉冲信号,然后通过后面反馈回来的信号进行清零,从而为下一次脉冲控制信号做好准备。需要注意的是,窄脉冲控制信号的产生频率不能太快,也就是需要等到清零信号无效(三个触发器的延时)后才能发出下一个脉冲控制信号,不然后面的慢时钟域采样电路无法识别两次控制信号,而只当成一次控制信号处理。代码根据电路图写就好了=.=。

     ==========================================分割线=====================================================

      控制信号的跨时钟域传输到这里就讲完了,下面进行总结一下:

      ·在跨时钟域的时候,不一定需要跨时钟域电路(同步器或者握手信号),接近异步时钟或者就是异步时钟的时候跨时钟域就得加上了。

      ·在慢到快的时钟域中,加上触发器链基本上就可以了,主要是抑制亚稳态的传播。

      ·但是在快到慢的时钟域中,不仅需要触发器链进行抑制亚稳态的传播,还要防止慢时钟域采不到快时钟域的数据,因此就添加反馈/握手电路(这个反馈信号是指跨时钟域的反馈信号)。

      ·在最后,介绍了窄脉冲控制信号捕捉电路,这个电路不需要添加反馈信号,也就是说只要控制信号的频率不是快,只要有窄脉冲(不是毛刺),就可以捕捉得到,而不需要反馈信号控制脉冲宽度(这个反馈信号是指跨时钟域的反馈信号,其实还是需要反馈清0的)。

    展开全文
  • 过孔对高频信号传输的影响

    千次阅读 2017-08-02 00:51:23
    过孔的寄生电容会给电路造成的主要影响是延长信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil 的PCB 板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以...

    一、过孔的基本概念

    过孔(via)是多层PCB 的重要组成部分之一,钻孔的费用通常占PCB 制板费用的30%到40%。简单的说来,PCB 上的每一个孔都可以称之为过孔。从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blind via)、埋孔(buried via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。

    第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷电路板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。

    从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drill hole),二是钻孔周围的焊盘区。这两部分的尺寸大小决定了过孔的大小。很显然,在高速,高密度的PCB设计时,设计者总是希望过孔越小越好,这样板上可以留有更多的布线空间,此外,过孔越小,其自身的寄生电容也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating)等工艺技术的限制:孔越小,钻孔需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀铜。比如,如果一块正常的6 层PCB 板的厚度(通孔深度)为50Mil,那么,一般条件下PCB 厂家能提供的钻孔直径最小只能达到8Mil。随着激光钻孔技术的发展,钻孔的尺寸也可以越来越小,一般直径小于等于6Mils 的过孔,我们就称为微孔。在HDI(高密度互连结构)设计中经常使用到微孔,微孔技术可以允许过孔直接打在焊盘上(Via-in-pad),这大大提高了电路性能,节约了布线空间。

    过孔在传输线上表现为阻抗不连续的断点,会造成信号的反射。一般过孔的等效阻抗比传输线低12%左右,比如50 欧姆的传输线在经过过孔时阻抗会减小6 欧姆(具体和过孔的尺寸,板厚也有关,不是绝对减小)。但过孔因为阻抗不连续而造成的反射其实是微乎其微的,其反射系数仅为:(44-50)/(44+50)=0.06,过孔产生的问题更多的集中于寄生电容和电感的影响。

    二、过孔的寄生电容和电感

    过孔本身存在着寄生的杂散电容,如果已知过孔在铺地层上的阻焊区直径为D2,过孔焊盘的直径为D1,PCB 板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)

    过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil 的PCB 板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:C=1.41x4.4x0.050x0.020/(0.040-0.020)=0.31pF 这部分电容引起的上升时间变化量大致为:T10-90=2.2C(Z0/2)=2.2x0.31x(50/2)=17.05ps

    从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,就会用到多个过孔,设计时就要慎重考虑。实际设计中可以通过增大过孔和铺铜区的距离(Anti-pad)或者减小焊盘的直径来减小寄生电容。

    过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的经验公式来简单地计算一个过孔近似的寄生电感:L=5.08h[ln(4h/d)+1]其中L 指过孔的电感,h 是过孔的长度,d 是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH 如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=πL/T10-90=3.19Ω。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。
     

    三、如何使用过孔

    通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB 设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:

    1.从成本和信号质量两方面考虑,选择合理尺寸的过孔大小。必要时可以考虑使用不同尺寸的过孔,比如对于电源或地线的过孔,可以考虑使用较大尺寸,以减小阻抗,而对于信号走线,则可以使用较小的过孔。当然随着过孔尺寸减小,相应的成本也会增加。
    2.上面讨论的两个公式可以得出,使用较薄的PCB 板有利于减小过孔的两种寄生参数。
    3.PCB 板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。
    4.电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好。可以考虑并联打多个过孔,以减少等效电感。
    5.在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在PCB 板上放置一些多余的接地过孔。
    6.对于密度较高的高速PCB 板,可以考虑使用微型过孔。
    展开全文
  • 最近我整理了一下跨时钟域设计的一些知识,一方面这与亚稳态有关系,承接前面讲到的内容,一方面当做复习吧。主要内容主要是是围绕跨时钟... ·跨同步时钟的控制信号传输  ·时钟同源,周期之间非整数倍的跨时钟

    来自:http://www.cnblogs.com/IClearner/p/6485389.html


    最近我整理了一下跨时钟域设计的一些知识,一方面这与亚稳态有关系,承接前面讲到的内容,一方面当做复习吧。主要内容主要是是围绕跨时钟域展开的,主要内容概览:

        ·跨时钟域与亚稳态

        ·跨同步时钟的控制信号传输

        ·时钟同源,周期之间非整数倍的跨时钟域

        ·跨异步时钟域的控制信号传输

     

    1、跨时钟域与亚稳态

      跨时钟域通俗地讲,就是模块之间有数据交互,但是模块用的不是同一个时钟进行驱动,如下图所示:

                             

     

      左边的模块1由clk1驱动,属于clk1的时钟域;右边的模块2由clk2驱动,属于clk2的时钟域。当clk1比clk2的频率高时,则称模块1(相对于模块2)位跨时钟域,而模块2位慢时钟域。根据clk1和clk2是不是同步时钟,可以将上面的跨时钟域分为跨同步时钟域(clk1与clk2是同步时钟)和跨异步时钟域(clk1和clk2不是同步时钟)。根据信号是控制信号还是数据信号可以分为跨时钟域的控制信号传输和数据信号的传输。

      在跨时钟域的信号传输过程中,可能出现亚稳态的情况,这个时候,需要同步器进行同步,减小亚稳态传播下去的概率;注意这里的同步器只能减少亚稳态往下传播的概率,如果产生亚稳态,亚稳态恢复稳定后的电平不一定是正确的电平,如果稳定后的电平是错误的,那么就很有可能引起后面的逻辑的错误,这是需要强调的;当然,一般情况下(我这里是说一般情况)很少发生亚稳态,不然后面的逻辑岂不是要挂?

      根据上面的内容可知,跨时钟域可能需要同步器来抑制亚稳态的往下传播的概率,根据情况的不同需要不同的同步器,大致情况如下所示:

    跨同步时钟域

    快时钟域到慢时钟域

    控制信号传输

    跨异步时钟域

    慢时钟域到快时钟域

    数据信号传输

                ·跨同步时钟域下,快时钟域到慢时钟域 的控制信号传输;

                ·跨同步时钟域下,慢时钟域到块时钟域 的控制信号传输;

                ·跨同步时钟域下,快时钟域到慢时钟域 的数据信号传输;

                ·跨同步时钟域下,慢时钟域到块时钟域 的数据信号传输;

                ·跨异步时钟域下,快时钟域到慢时钟域 的控制信号传输;

                ·跨异步时钟域下,慢时钟域到块时钟域 的控制信号传输;

                ·跨异步时钟域下,快时钟域到慢时钟域 的数据信号传输;

                ·跨异步时钟域下,慢时钟域到块时钟域 的数据信号传输;

      看着这八大类型,心里就虚,但是这里先剧透一下,在数据的传输(主要是多位数据的传输)里面,无论是跨同步还是跨异步,主要(注意是主要)都是使用比较大的同步隔离器,进行隔离缓冲数据,比如FIFO、RAM;因此一般就会分为控制信号(一般是1位信号)和数据这两种情况设计同步器。跨时钟域的数据传输我们放在最后讲。今天主要整理跨时钟域的控制信号传输。

       我在前面的一篇博客中说到了同步电路与异步电路的区分:http://www.cnblogs.com/IClearner/p/6440488.html 。这里我们要随机应变,在这里更新一下传统同步时钟的概念:系统中的多个时钟,如果他们的边沿相对的时间差固定(或者说相位固定),那么就属于同步时钟。它们可以是不同时钟源产生的,但是通过锁相环把它们之间的相位进行固定,因此是同步时钟。它们可能是同一时钟源产生的,但是经过分频之后,它们之间的相位随着初始相位和时间变化,这类时钟可以叫他同步时钟,但是从这个传统的概念出发,这就是异步时钟(这个与我上面的那篇博客不一样,要注意),在处理上当做异步时钟进行处理。好了,说了这么多,接下来我们就根据时钟的分类来进行说说吧。

     

    2、跨同步时钟的控制信号传输

        (1)同频同相位的两个同步时钟

    波形如下所示:

                  

     

      这两个时钟可以看做是同一个时钟,也就是单时钟设计,允许有1个时钟的周期进行传输数据,因此只要满足普通的同步电路设计要求(满足建立时间和保持时间,控制信号的传输延时要在一定范围内)就可以了,不会出现亚稳态,也不会出现数据丢失的情况,一般不需要同步器。

     

    (2)同频不同相位的两个同步时钟

    波形如下所示:

                  

     

      这个固定的相位可以看成是时钟的偏移,允许的传输时间小于一个时钟周期,但是只要满足控制信号的输出是在clk1的控制下进行翻转的,因此只要满足同步设计的一般要求(满足建立时间和保持时间,控制信号的传输延时要在一定范围内),就可以满足时序,不会出生亚稳态,也不会出现数据丢失的情况,因此一般不需要同步器。

     

    (3)不同频,但是存在整数倍的关系

    假设没有初始相位差(或者即使有初始相位差固定,也可以通过后期修复),clk1的时钟频率是clk2的3倍。

     

      ·当从快时钟域跨到慢时钟域时(也就是控制信号从clk1的模块传输到clk2的模块),波形如下所示:

                  

      如果是clk1在第2个上升沿进行发送信号,只要控制信号在3个clk1的周期内到达,就不会出现亚稳态;...如果clk1在第4个上升沿进行发送信号,就需要控制信号在1个clk1的周期内到达,就不会出现亚稳态。因此只要控制信号从发送时钟域出发到达目的时钟域的时间小于clk1的时钟周期,就不需要同步器;一般情况下,控制信号是触发器触发,触发器捕获,一般满足这个关系,如下所示:

                     

    然而需要注意的,这个是从快传到慢,慢时钟域可能会采样不到控制信号从而丢失控制信号,也就是说,我控制信号在从clk1跑到clk2,并且保持一个时钟(clk1)周期,但是你clk2的时钟沿还没有来,等到clk2的上升沿来了,我这个控制信号就已经更新(或者失效)了,上面恰好在时钟clk2上升沿的前一个时钟周期clk1发出信号才采到,如果不是那个时候发送,就会丢失控制信号,如下所示:

                       

      在第2个时钟沿发送信号的时候,只持续了一个时钟周期,因此clk2捕捉不到(这样就是功能性错误了,不单单是时序上的亚稳态而已了);只有在第4个时钟沿的时候发送控制信号,clk2才捕捉得到。因此我们就需要把这个控制信号的周期延迟到clk1周期的3倍,这个可以通过计数器或者状态机进行实现,延长后的波形如下所示:

                       

      可见,这时候不论在上面时候进行发送数据,clk2都能捕捉得到。

      因此一般情况下不需要同步器,但是需要把快时钟域的控制信号根据进行延长合适的时间(根据时钟之间的倍数关系进行确定,控制信号的长度要≥捕获时钟的周期,一般取1.5倍,上图只是1倍),避免慢时钟域丢失信号。

     

        ·当慢时钟到快时钟域时(也就是控制信号从clk2的模块传输到clk1的模块),波形如下所示:

                          

    很显然,快时钟能够采样得到慢时钟的控制信号,而且采样了三次,输出为:

                          

    Clock2的控制信号就达到了clk2周期的3倍,如果只需要1个clk周期的控制信号,可以通过上升沿检测电路实现,其输出波形如下所示:

                           

     

                           

     

    3、时钟同源,周期之间非整数倍的跨时钟域

      当两个时钟都来源于同一个时钟,经过PLL分频之后,产生两个时钟时钟,一个时钟是另外一个时钟的非整数倍,相位是随时间变化的。在这种情况下,我们可以把这两个时钟当做同步时钟,也可以当做异步时钟;在传统的设计中,这样的时钟会当做异步时钟进行处理。下面我们就来看看这样的时钟处理要不要加同步器吧。

      假如时钟源的时钟频率为clk,经过PLL后,产生一个时钟clk1和一个时钟clk2:

                                                          

      假设clk1是快时钟,clk2是慢时钟。由于控制信号仅仅在两个时钟域的触发器之间传输,触发器之间不存在任何逻辑,因此控制信号从发送触发器到捕获触发器的时间很小,假设为t ps,当发送沿与捕获沿之间的间距大于tps,就不会产生亚稳态(理论情况,不考虑时钟偏移、翻转等因素)。当clk1的频率不是clk2的整数倍的时候,他们的相位是随着时间的改变而改变的,在知道了clk1和clk2的频率后,就可以知道理论下clk1和clk2的相位关系,那么就会有下面的情况:

    (其实也就分为要不要加同步器的的情况)

      (1)(跨时钟域无论是快到慢还是慢到快)两个时钟存在最小相位差,且最小相位差大于t。如下所示:

                               

     这里的这种情况下,时钟最小最小的相位差T>t,也就是说,控制信号不会违反捕获寄存器的建立时间和时间。需要注意的是,这是快时钟到慢时钟域的控制信号传输,要防止信号丢失的情况,也就是需要将控制信号延长到一定的长度。

    从慢时钟到时钟的波形就不画了, 但是主要符合两个时钟(无论是快到慢还是慢到快)存在最小相位差,且最小相位差大于t,就不会违反建立时间和保持时间,基本不会产生亚稳态。因此在这种情况下,是不需要同步器的。

     

      (2)(跨时钟域无论是快到慢还是慢到快)两个时钟中,发送沿到接收沿的相位很窄,小于t,也就是违反捕获寄存器的建立时间和保持时间,但是下一次的发送沿到接收沿的相位很大(不违反捕获寄存器的建立时间和保持时间)的情况,如下所示:

                 

    在相位小的地方,建立时间不足,引起了亚稳态,这时候就要上我们的同步器了,这里隆重推出我们的同步器——双D触发器,其电路图如下所示:

                                  

    要注意,其中间不能有任何组合逻辑,电路图与对于的时序关系如下所示(代码就不写了,电路简单):

                                      

       再次强调,双D触发器(触发器链)只能抑制亚稳态往下传输(或者减小其往下传输的概率),并不一定能够同步正确的控制信号的值,这与亚稳态稳定后的值有关,上图中一级触发器的亚稳态稳定后的值恰好是高电平,因此二级触发器采样后的输出值为高电平。如果上图中一级触发器的亚稳态稳定后的值是低电平,那么二级触发器采样后的输出值将为低电平,也就是输出了错误的控制信号。

    这里再啰嗦一下,在这种情况下(也就是有亚稳态的情况下),从慢到快,只有亚稳态的问题;而从快传输到慢,不仅有要抑制亚稳态往下传播的问题,还有控制信号丢失的问题,这里就需要延长控制信号的长度或者采取其他措施(后面会讲)。

     

      (3)两个时钟相邻的几次发送沿和接收沿的相位差都很小的情况,如下图所:

               

      这种情况可以说就基本是异步时钟域之间的控制信号传输了,在这种情况下,必定要加触发器链同步器,抑制亚稳态往下传播。跟前面的情况一样,从慢到快,只有亚稳态的问题;而从快传输到慢,不仅有要抑制亚稳态往下传播的问题,还有控制信号丢失的问题,这里就需要延长控制信号的长度或者采取其他措施(后面会讲)。

     

    4、跨异步时钟域的控制信号传输

      其实跨异步时钟域的波形跟前面的3.(3)类似,只不过两个时钟域的时钟是完全没有关系的时钟而已。在这样的情况下,我们可以采取跟前面类似的方法:首先触发器链抑制亚稳态的传输一定是要的,然后是快时钟到慢时钟的问题,也就是采样短脉冲的控制信号问题,除了对控制信号进行延长之外,我们还可以其他的方法,下面就来整理整理吧:

      (1)握手/反馈机制

    采用握手反馈机制,即可以抑制亚稳态的传输,又可以正确地传输控制信号。这种握手/反馈机制对所有的跨异步时钟的控制信号都有用,不过主要用在快到慢时钟、易产生亚稳态的情况。说了那么多,都没有实在的,下面就来看点实在的吧——握手/反馈机制电路图:

                        

    波形如下所示(手绘....):

                        

    其实原理很简单,当控制信号变高时(adat与adat1),慢时钟域的触发器链(bdat1和bdat2)进行采样,采样得到的高电平(bdat2)后,也就是确认采样得到控制信号后,再通过触发器链反馈给快时钟域(abdat1和abdat2),让快时钟域把控制信号拉低(拉低的或者处理时长在后面有电路),就完成控制信号的正确跨时钟传输。本来不想写代码了的,毕竟有电路了,但是想想还是贴一下代码吧,毕竟最近整理过程中都没有写代码了,感觉有点生疏了,代码如下(如果有错请指出):

                      

        当然,在慢时钟域阶段,我们也可以添加边沿检测(上升沿)电路,一方面让输出只有一个脉冲的控制信号,另一方面准确地进行控制,以防止亚稳态的干扰。

       在上面的握手方案中,我们通过反馈信号进行控制信号的延时来让慢时钟域充分采样得到控制信号,本质上是也是对控制信号的延时。这个延时的具体实现,需要对控制信号的产生逻辑进行处理,来满足延时的要求,如下所示:

               

    除了上面对控制信号处理之外,我们还可以对快时钟域的时钟动点手脚,具体电路如下所示:

                                    

      这里通过让快时钟域触发器(特指rd_en触发器)的时钟停止工作的方式,让控制信号保持一定的时间。时钟停止之后,rd_en触发器的输出就会保持不变,等到反馈信号回来,告知慢时钟域采样得到高电平后,再恢复快时钟域的时钟,波形如下所示:

                                

     

    时钟停止的逻辑电路(类门控电路)的代码如下所示(代码如果有错,欢迎指出):

                                  

      当然,这是一个组合电路。这样子会令后面的输出电路产生毛刺,类似于门控时钟那样,于是乎我们就可以使用门控时钟那样的技巧,防止输出产生毛刺。这里就不详细说明了。

     

      (2)窄脉冲捕捉电路

      前面的控制信号,它都需要反馈信号来把有效拉为无效,可以说这个控制信号是不“自由”的。有时候,我们需要捕捉异步短脉冲控制信号,这个控制信号完全由前面的逻辑电路生成,与我后面的电路信号无关,也就是说没有反馈信号,你也需要采样到这个短脉冲控制信号。下面的窄脉冲捕捉电路可以捕捉到快时钟域产生的异步窄脉冲控制信号,电路如下所示:

                            

    波形图如下所示:

                      

       从波形图中可以知道,这是利用了脉冲信号的上升沿进行输出脉冲信号,然后通过后面反馈回来的信号进行清零,从而为下一次脉冲控制信号做好准备。需要注意的是,窄脉冲控制信号的产生频率不能太快,也就是需要等到清零信号无效(三个触发器的延时)后才能发出下一个脉冲控制信号,不然后面的慢时钟域采样电路无法识别两次控制信号,而只当成一次控制信号处理。代码根据电路图写就好了=.=。

     ==========================================分割线=====================================================

      控制信号的跨时钟域传输到这里就讲完了,下面进行总结一下:

      ·在跨时钟域的时候,不一定需要跨时钟域电路(同步器或者握手信号),接近异步时钟或者就是异步时钟的时候跨时钟域就得加上了。

      ·在慢到快的时钟域中,加上触发器链基本上就可以了,主要是抑制亚稳态的传播。

      ·但是在快到慢的时钟域中,不仅需要触发器链进行抑制亚稳态的传播,还要防止慢时钟域采不到快时钟域的数据,因此就添加反馈/握手电路(这个反馈信号是指跨时钟域的反馈信号)。

      ·在最后,介绍了窄脉冲控制信号捕捉电路,这个电路不需要添加反馈信号,也就是说只要控制信号的频率不是快,只要有窄脉冲(不是毛刺),就可以捕捉得到,而不需要反馈信号控制脉冲宽度(这个反馈信号是指跨时钟域的反馈信号,其实还是需要反馈清0的)。

        整理了好久才整理完=.=累,终于可以发了......

     

     PS:本文中的部分图片来自网络


    展开全文
  • 过孔对信号传输的影响

    千次阅读 2014-01-07 11:15:06
    过孔的寄生电容会给电路造成的主要影响是延长信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以通过上面...
    一.过孔的基本概念
    
    过孔(via)是多层PCB的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%。简单的说来,PCB上的每一个孔都可以称之为过孔。
    从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blindvia).埋孔(buriedvia)和通孔(throughvia)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷电路板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。
    从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drillhole),二是钻孔周围的焊盘区。这两部分的尺寸大小决定了过孔的大校很显然,在高速,高密度的PCB设计时,设计者总是希望过孔越小越好,这样板上可以留有更多的布线空间,此外,过孔越小,其自身的寄生电容也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating)等工艺技术的限制:孔越小,钻孔需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀铜。比如,如果一块正常的6层pcb板的厚度(通孔深度)为50Mil,那么,一般条件下PCB厂家能提供的钻孔直径最小只能达到8Mil。随着激光钻孔技术的发展,钻孔的尺寸也可以越来越小,一般直径小于等于6Mils的过孔,我们就称为微孔。在HDI(高密度互连结构)设计中经常使用到微孔,微孔技术可以允许过孔直接打在焊盘上(Via-in-pad),这大大提高了电路性能,节约了布线空间。
    过孔在传输线上表现为阻抗不连续的断点,会造成信号的反射。一般过孔的等效阻抗比传输线低12%左右,比如50欧姆的传输线在经过过孔时阻抗会减小6欧姆(具体和过孔的尺寸,板厚也有关,不是绝对减小)。但过孔因为阻抗不连续而造成的反射其实是微乎其微的,其反射系数仅为:(44-50)/(44+50)=0.06,过孔产生的问题更多的集中于寄生电容和电感的影响。
    二。过孔的寄生电容和电感
    过孔本身存在着寄生的杂散电容,如果已知过孔在铺地层上的阻焊区直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)。
    过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:C=1.41x4.4x0.050x0.020/(0.040-0.020)=0.31pF;这部分电容引起的上升时间变化量大致为:T10-90=2.2C(Z0/2)=2.2x0.31x(50/2)=17.05ps。
    从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,就会用到多个过孔,设计时就要慎重考虑。实际设计中可以通过增大过孔和铺铜区的距离(Anti-pad)或者减小焊盘的直径来减小寄生电容。
    过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的经验公式来简单地计算一个过孔近似的寄生电感:L=5.08h[ln(4h/d)+1]。
    其中L指过孔的电感,h是过孔的长度,d是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH。
    如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=πL/T10-90=3.19Ω。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。
    三。如何使用过孔
    通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:
    1.从成本和信号质量两方面考虑,选择合理尺寸的过孔大校必要时可以考虑使用不同尺寸的过孔,比如对于电源或地线的过孔,可以考虑使用较大尺寸,以减小阻抗,而对于信号走线,则可以使用较小的过孔。当然随着过孔尺寸减小,相应的成本也会增加。
    2.上面讨论的两个公式可以得出,使用较薄的PCB板有利于减小过孔的两种寄生参数。
    3.PCB板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。
    4.电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好。可以考虑并联打多个过孔,以减少等效电感。
    5.在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在PCB板上放置一些多余的接地过孔。
    6.对于密度较高的高速PCB板,可以考虑使用微型过孔。
    展开全文
  • 实现dtmf信号传输的相关笔记

    千次阅读 2010-01-26 11:54:00
    1.DTMF采用RFC2833进行带内传输的实现(理论): http://wenxin1234114.blog.51cto.com/139929/139047 2.[VOIP]DTMF在VOIP中的解决方案 转自:http://www.52rd.com/Blog/Detail_RD.Blog_bragi_19481.html
  • PCB过孔对信号传输的影响

    千次阅读 2015-04-20 21:56:18
     过孔的寄生电容会给电路造成的主要影响是延长信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以...
  •  音响和灯光、视频及控制设备(VGA矩阵,RGB矩阵,AV矩阵,音视频矩阵,VGA矩阵切换器,会议中控,多媒体中控,VGA切换器,VGA分配器,VGA延长器,DVI矩阵,HDMI矩阵)信号连接的注意事项,这是一项需要细心认真的技术性的工作...
  • 信号在PCB走线中传输时延

    千次阅读 2019-03-06 23:23:01
    在PCB(印刷电路板)中信号传输速度就与板材DK(介电常数),信号模式,信号线与信号线间耦合以及绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计...
  • 音频延迟时间

    2020-05-26 14:27:42
    延迟时间是指信号在系统中传输所需的时间。下面是与音频应用相关的常见类型的延迟时间: 音频输出时间延迟是指音频样本由应用生成到通过耳机插孔或内置扬声器播放之间的时间。 音频输入延迟时间是指音频信号由设备...
  • 2014年上半年 网络工程师 上午试卷 综合知识 在地面上相距2000公里的两地之间通过...从开始发送到接收完成的时间包含数据包的发送(或接收)时间,以及信号在电缆中的传播延迟时间。 电信号在电缆中的传播速率:...
  • 2011年1月15日 我们现在知道怎样在不浪费带宽的情况下发送声音信息,所以我们可以继续语音数据传输的这个...也会讨论到一些保留的方法,因为它们可以提高传输的质量,最后我们讨论传输延迟。 5.1要求 当传输语音数据包
  • 信号在PCB走线中的延迟

    千次阅读 2019-06-20 14:31:25
    影响PCB中信号传输速度因素:板材DK(介电常数),信号模式,信号线与信号间耦合以及绕线方式有关。 简介: 串行信号在发送端将数据信号和时钟(CLK)信号通过编码方式一起发送,在接收端通过时钟数据恢复(CDR)...
  • 数字基带信号(主要涉及基带编码、传输系统)

    万次阅读 多人点赞 2015-08-27 10:10:07
    一,数字基带信号 1.数字基带信号 所谓数字基带信号,就是消息代码的电波形。数字基带信号的类型很多,本节以由矩形脉冲构成的基带信号为例,主要研究这些基带信号的时域波形、频谱波形以及功率谱密度波形。【remark...
  • 有幸参加了创新工场...课题要求视频传输延迟在300ms以内,720p. 在了解了这个项目的具体要求后,我搜集了相关的资料。在github上找到了一个SRT协议,这个协议是最近提出的,主打低延迟、网络波动的环境下的视...
  • COMF设计具有低成本高速传输,带宽减少,链路延迟低,信号保真度高和连接灵活的特点。 为了同时支持CPRI和eCPRI接口,对几种低成本高比特率光传输技术进行了比较研究。 同时,还讨论了基于时分复用的基于光纤的模拟...
  • 同步传输与异步传输

    2013-06-21 10:30:18
    为了正确的解释信号,接收方必须确切地知道信号应当何时接收和处理,因此定时是至关重要的。在计算机网络中,定时的因素称为位同步。同步是要接收方按照发送方发送的每个位的起止时刻和速率来接收数据,否则会产生...
  • 内存优化说起来,做技术的都知道,减少拷贝次数,去掉不必要的内存空间申请,但是我们在项目的时候,难免要做数据储存,当然数据库是最大的内存使用表现;这里不讲数据库相关内容,主要讲讲流媒体线程中的内存优化;...
  • 要想实现视频流的最优化传输,就必须实现在传输的各个阶段都协调工作,达到降低延迟最优的效果。首先,说明一下在传输过程中的第一个阶段的优化:第一公里(the first mile)传输中的优化。 PART1  分发链前段...
  • 并行传输VS串行传输

    千次阅读 2013-06-21 10:45:31
    无论从通信速度、造价还是通信质量上来看,现今的串行传输方式都比并行传输方式更胜一筹。  近两年,大家听得最多的一个词可能就是串行传输了。从技术发展的情况来看,串行传输方式大有彻底取代并行传输方式的势头...
  • 当射频信号在空中或其他媒介中传输时,会用不同的行为方式,射频传播方式包括吸收、反射、散射、折射、衍射自由空间路径损耗、多径现象、衰减和增益,作为无线局域网工程师,想要确保无线接入点部署在合适的位置、...
  • 根据题意,忽略传播延迟和结点处理延迟(题目虽然是写成了传播但从图中可看出传播延迟是不可能被忽略的,所此处应该传输延迟),那只有排队延迟和传播延迟。 A先发,第一跳所需要的传播时延为4Mbit/20Mbps=0.2S,...
  • LVDS信号与TTL信号

    万次阅读 2015-01-04 08:55:27
    采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化...
  • 传输媒介

    2019-12-01 21:16:17
    这些信号以电磁能量形式从一台设备传输到另一台设备。电磁信号能够穿越真空,通过空气,或者通过其它传输媒介。 电磁能量是一种电场和磁场震荡的组合形式,它包括能量,语 音,无线电波,红外线,可见光,紫外线,...
  • 由于 MPEG 中的可变比特率 (VBR) 较高,视频经历了长时间延迟和意外的数据丢失。 在无线信道中,由于噪声和其他信号的干扰,传输速率是无法预测的。 方法:在本文中,我们提出了一种智能模糊逻辑控制器,用于通过...

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 30,858
精华内容 12,343
关键字:

减少信号传输延迟时间