精华内容
下载资源
问答
  • 本文主要讲了上拉电阻与下拉电阻怎么接线,下面一起来学习一下
  • 上下拉电阻接线方法  如下所示:      电阻R12将KEY1网络标识拉到高电平,在按键S2没有按下的情况下KEY1将被钳制在高电平,从而避免了引脚悬空而引
  • Arduino 拉下拉电阻 内置上拉电阻

    千次阅读 2020-05-22 11:49:29
    文章目录上拉电阻 按钮 上拉电阻


    引脚悬空

    先看一段代码

    void setup() {
      Serial.begin(9600);
      pinMode(2,INPUT);
    }
    
    void loop() {
      Serial.println(digitalRead(8));
      delay(500);
    }
    

    并简单连接电路
    在这里插入图片描述
    此时不触碰开关和7引脚,串口会打印高电平还是低电平呢?
    在这里插入图片描述可以看到输出结果是随机值,1高电平 0低电平,一直变化

    这是因为pinMode设置为 INPUT 后电阻极大,外部微小的电流变化比如相邻引脚的电流都会影响读取的点平

    我们希望不触碰时能稳定在某个电平,此时就需要 上拉下拉电阻 的介入

    上拉电阻

    顾名思义,上拉电阻将引脚上拉到高电平
    在这里插入图片描述
    10kΩ 的电阻称为上拉电阻,目的是保护电路

    开关断开时 5V 直接与引脚相连,此时引脚读取到的是高电平
    开关按下后,引脚被短路,5V直接接地,此时引脚读取到的是低电平

    实物图:
    在这里插入图片描述

    下拉电阻

    在这里插入图片描述
    同理,将引脚接地

    开关断开时为低电平
    开关闭合时为高电平

    实物图:
    在这里插入图片描述

    内置上拉电阻

    Arduino自带内置上拉电阻,不用像上面那样自己搭建,直接在代码中开启即可

    pinMode(pin,INPUT_PULLUP);
    

    在这里插入图片描述此时引脚读取的为高电平

    若需要读取低电平,外置一个变量赋值digitalRead后逻辑取反 ! 即得到低电平

    展开全文
  •  上拉电阻与下拉电阻怎么接线?  上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚)  下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)    如上,R13和R14,一端...
  • 一、上拉电阻所示: 1、概念:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平; 2、拉是对器件注入电流;灌电流; 3、当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平...

    上拉电阻和下拉电阻2者共同的作用是:避免电压的“悬浮”,造成电路的不稳定;

    一、上拉电阻如图所示:

    两张小图说说上拉电阻和下拉电阻的用处和区别

     

    1、概念:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平;

    2、上拉是对器件注入电流;灌电流;

    3、当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平;

    二、下拉电阻如图所示:

    两张小图说说上拉电阻和下拉电阻的用处和区别

     

    1、 概念:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平;

    2、下拉是从器件输出电流;拉电流;

    3、当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平;

     

    上拉电阻与下拉电阻用在什么场合?

    答:用在数字电路中,存在高低电平的场合。

    上拉电阻与下拉电阻怎么接线?

    上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚)

    下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)

    通俗易懂谈上拉电阻与下拉电阻

     

    如上图,R13和R14,一端接到了3.3V,一端通过J17连接到单片机引脚,这两个电阻就是上拉电阻。

    通俗易懂谈上拉电阻与下拉电阻

     

    如上图,R18的一端连接到了GND,一端连接到了单片机的引脚(只不过是串了一个电阻后连接到了单片机引脚)。所以这个就是下拉电阻。

    上拉电阻和下拉电阻有什么用?

    提高驱动能力:

    例如,用单片机输出高电平,但由于后续电路的影响,输出的高电平不高,就是达不到VCC,影响电路工作。所以要接上拉电阻。下拉电阻情况相反,让单片机引脚输出低电平,结果由于后续电路影响输出的低电平达不到GND,所以接个下拉电阻。

    在单片机引脚电平不定的时候,让后面有一个稳定的电平:

    例如上面接下拉电阻的情况下,在单片机刚上电的时候,电平是不定的,还有就是如果你连接的单片机在上电以后,单片机引脚是输入引脚而不是输出引脚,那这时候的单片机电平也是不定的,R18的作用就是如果前面的单片机引脚电平不定的话,强制让电平保持在低电平。

    再这么解释一下吧,如果IE_DATA那个地方,不连接任何引脚,那么由于R18的下拉作用,IE_DATA就是低电平,所以三极管就不会导通。

    上拉电阻和下拉电阻应用场景和选用

    电路设计中上拉电阻和下拉电阻到底是什么意思呢?具体有什么作用呢?对这个问题,平时没有留意过,搞设计的时候都是照本宣科,没有真正弄懂意思。很多单片机开发的入门者,以及一些从事软件开发的人,往往在开发单片机的时候遇到上拉电阻、下拉电阻的概念却又无法通过字面理解其中的含义。那么,什么叫上拉电阻和下拉电阻呢?

    定义:上拉电阻就是把不确定的信号通过一个电阻嵌位在高电平,此电阻还起到限流的作用。同理,下拉电阻是把不确定的信号嵌位在低电平。上拉电阻说的是器件的输入电流,而下拉说的则是输出电流。电路中如下图所示:

    电路设计中上拉电阻和下拉电阻的作用?

     

    那么在什么时候使用上拉电阻和下拉电阻呢?以下分几个方面说明:

    1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

    2、OC门电路必须加上拉电阻,以提高输出的高电平值。

    3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

    4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。

    5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

    6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

    7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

    既然上拉电阻和下拉电阻有这么多好处,那么电阻的阻值这么多,有什么选择的原则吗?

    1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

    2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

    3、对于高速电路,过大的上拉电阻可能边沿变平缓。

    综合考虑以上三点,通常在1k到10k之间选取。对于下拉电阻来说也是同样的道理。

     

    转载于:https://www.cnblogs.com/ct20150811/p/10523559.html

    展开全文
  • 上拉电阻、下拉电阻的理解

    千次阅读 2017-03-22 21:35:44
    上图,是截取网络的图片,方便说明。IO PAD的上拉电阻原理,与之类似。 拉下拉是针对输出引脚来说的,拉的作用: 1. 拉,可以提高电平从低到高跳变的驱动能力;其实就是利用电阻并联,减小了阻值,使得增大...

    芯片的IO PAD单元,一般都有上拉电阻、下拉电阻的选项。
    自己的理解如下所述。

    上拉电阻

    这里写图片描述
    上图,是截取网络的图片,方便说明。IO PAD的上拉电阻原理,与之类似。
    上拉下拉是针对输出引脚来说的,作用包括下面几点:
    1. 上拉,可以提高电平从低到高跳变的驱动能力;其实就是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再解释一下,如果驱动能力弱,有可能导致负载信号爬不到VDD的水准。
    2. 下拉,可以提高电平从高到低跳变的驱动能力;其实就是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再解释一下,如果驱动能力弱,有可能导致负载信号降不到GND的水准。
    3. 上拉下拉,都使能的话。就是提高了整体的驱动能力,还是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再啰嗦一句,驱动能力太强,也不一定是好事,会产生额外功耗。
    4. 上拉,还有一种特别用法。如果输出驱动的负载,默认上电启动的时候是悬空状态。上拉还有强制给一初始固定值的作用,防止负载悬空导致的不稳定状态发生(这跟数字逻辑的复位信号,把所有寄存器给个稳定可预知的状态一样)。下拉,一样有这种用法,只不过是强制给的初始固定值是低电平。

    下拉电阻

    这里写图片描述

    根据上面的理解。
    这个图形告诉我们,R18是下拉电阻,IE_DATA是输入信号。如果IE_DATA输入悬空的话,发光二极管是不亮的,否则,上电初始的时候,就不知道是亮还是不亮了,这对于系统的稳定可预知行来说,是个不稳定的变数,影响电路使用者的判断。
    注意,这里的下拉电阻,是输入端口上的。之前讲的,IO PAD上拉下拉是针对输出端口来讲的;毕竟输入来自上一级的输出;原理是一致的。

    参考文档

    通俗易懂谈上拉电阻与下拉电阻
    http://www.dzsc.com/data/2016-6-18/109978.html

    展开全文
  • 上拉电阻与下拉电阻

    千次阅读 2018-05-30 15:49:04
    简介 拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用。 同理,下拉就是将不确定的信号通过一个电阻...所以要接上拉电阻。下拉电阻情况相反,让单片机引脚输出低电平,结果由于后续电路影响...

    简介

    上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用。
    同理,下拉就是将不确定的信号通过一个电阻嵌位在低电平,电阻同时起限流作用。

    作用

    • 避免电压的“悬浮”,造成电路的不稳定。
    • 提高驱动能力
      • 用单片机输出高电平,但由于后续电路的影响,输出的高电平不高,就是达不到VCC要求,影响电路工作。所以要接上拉电阻。
      • 下拉电阻情况,让单片机引脚输出低电平,结果由于后续电路影响输出的低电平达不到GND,所以接个下拉电阻。

    接线

    上拉电阻

    借用网友的电路图。

    电阻一端接VCC,一端接逻辑电平接入引脚

    pull-up
    如图,R13和R14,一端接到了3.3V,一端通过J17连接到单片机引脚,这两个电阻就是上拉电阻。

    下拉电阻

    电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)

    pull-down
    如图,R18的一端连接到了GND,一端连接到了单片机的引脚(只不过是串了一个电阻后连接到了单片机引脚)。所以这个就是下拉电阻。

    上面的下拉电阻的情况下,在单片机刚上电的时候,电平是不定的,还有就是如果你连接的单片机在上电以后,单片机引脚是输入引脚而不是输出引脚,那这时候的单片机电平也是不定的,R18的作用就是如果前面的单片机引脚电平不定的话,强制让电平保持在低电平。
    如果IE_DATA那个地方,不连接任何引脚,那么由于R18的下拉作用,IE_DATA就是低电平,所以三极管就不会导通。

    展开全文
  • 上拉电阻就是把不确定的信号通过一个电阻钳位在高电平,此电阻还起到限流的作用。同理,下拉电阻是把不确定的信号钳位在低电平。上拉电阻是指器件的输入电流,而下拉指的是输出电流。  一、那么在什么时候使用...
  • 困惑已久?上拉电阻下拉电阻详解

    千次阅读 2016-07-01 14:30:26
    是不是经常听别人讲,加个上拉电阻试试看,加个下拉电阻试试看,是不是还在疑惑上下拉电阻是什么,该怎么用,什么时候用,有什么用途? 1.什么是上下拉电阻 ...上拉电阻如下所示: 电阻R12将KEY
  • 接线上拉电阻,电阻一端接VCC,另一端接逻辑电平引脚(如单片机引脚) 下中的R13,R14即为上拉电阻。下拉电阻,电阻一端接GND,另一端接逻辑电平引脚(如单片机引脚) 下中的R18即为下拉电阻。IE_DATA为芯片...
  • 通俗易懂谈上拉电阻与下拉电阻

    千次阅读 2017-04-16 09:36:35
     上拉电阻与下拉电阻怎么接线?  上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚)  下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)    如上,R13和R14,一端接到了...
  • 光耦 上下拉电阻选择

    千次阅读 2018-02-03 14:20:14
    内部原理如下所示:  简易的说明原理:通过将传输的信号通过左侧的发光二极管转化为光信号,再由右侧光敏三极管将光信号转换为电信号。此处探究的是普通光耦(低速,非线性;是的,也就是最便宜的那种),...
  • 上拉电阻

    2015-10-11 15:27:49
    新闻 网页 贴吧 知道 音乐 图片 视频 地图 百科文库 首页 分类 教育文库 精品文库 个人认证 机构合作 文库VIP  个人中心 百度文库专业资料工程科技 ...
  • 单片机之上拉电阻

    2020-12-20 22:08:03
    但是我们知道发光二极管要点亮的电流最小大概在5mA左右,但是I/O口能支持的电流只有1mA,因此就算两边都给电流,数码管也不会亮,但是给了一个5V(图片只显示出一半)的电压再加上一个上拉电阻,就可以形成压差,...
  • 上拉电阻与下拉电阻怎么接线上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚) 下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚) 如上,R13和R14,一端接到了3.3V,一端通过J17...
  • USB上拉电阻是否需要接三极管控制拉通断问题 在捣弄USB模拟U盘程序的时候遇到一个问题,明明用的是例程,下载到开发板电脑一直显示无法识别该USB设备,当时一度怀疑是软件的问题,一直在网上搜索这方面的知识。...
  • 上拉电阻,下拉电阻

    2017-09-23 15:58:19
    此电阻叫做上拉电阻,即3中的Rs。 我们假定,3中的Rs=5K,我们来计算T1管的集电极截止电压是多少: 首先计算10K电阻与5K电阻的并联值: (10*5)/(10+5)=3.33K T1.Uc =(12*5)/(5+3.33) =7.2V 我们看到...
  • 看点:iPhone X原装屏与国产屏有哪些区别?...最低68元电阻:在电路中用(R)表示,单位(Ω)。 定义:电荷在导体中流动受到的阻力。电阻的好坏判断,用万用表阻值档测电阻两端,看阻值是 否和图纸中参数...
  • I2C上拉电阻取值范围

    2017-06-28 15:04:00
    在I2C电路中常见的上拉电阻有1k、1.5k、2.2k、4.7k、5.1k、10k等等,但是应该如何根据开发要求选择合适的阻值呢?下为I2C内部结构  假设SDA输出低电平时,即MOS管导通。那么,可以求出上拉电阻R的阻值...
  • 如何确定I²C总线上拉电阻的阻值

    千次阅读 2017-05-03 22:37:04
    I2C总线为何需要上拉电阻? I2C(Inter-Intergrated Circuit)总线是微电子通信控制领域中常用的一种总线标准,具有接线少,控制方式简单,通信速率高等优点。 I2C总线的内部结构1所示,I2C器件连接到总线...
  • I2C总线为何需要上拉电阻? I2C(Inter-Intergrated Circuit)总线是微电子通信控制领域中常用的一种总线标准,具有接线少,控制方式简单,通信速率高等优点。 I2C总线的内部结构1所示,I2C器件连接到总线输出...
  • 做了那么久嵌入式开发,由于大部分偏应用层开发,所以以前听过 上拉电阻与下拉电阻,但是重来没有认真分析过,为什么需要这些 一直认为这些是硬件人员需要关心的。其实做软件的,也需要了解,至少以后和硬件...
  • 拉、下拉电阻STUDY提问Qustions&解答AnswersQ什么是拉/下拉电阻?有什么作用?又该怎么用?_上拉电阻:将一个不确定的信号通过电阻连接到高电平(VCC)..._上拉电阻示例2020-study_电阻R12将KEY1网络标识拉...
  • 之所以这么慢是由于,我不知道要将上拉出现的view放在哪。就能在scrollView究竟部的时候被出来。还有就是怎么出来之后停在这里。网上下载样例之后研究了两天: 先说一下,在以下处理图片中橘色view的位置的...
  • 如果你觉得本文对你有帮助,欢迎赞赏▲长按图片保存可分享至朋友圈 在说驱动之前,咱们可以先来了解下通信的基本原理:数据通信的种类有:串行通信、并行通信。不管是什么类型的通信,再怎么复杂的,也是在这两种...

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 3,434
精华内容 1,373
关键字:

上拉电阻接线图