数字电路 订阅
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。 展开全文
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
信息
构成材料
半导体工艺制成的数字集成器件
别    名
数字系统,数字逻辑电路
中文名
数字电路
外文名
digital circuit
数字电路发展
从前面的介绍,大家已经了解到数字电路是以二值数字逻辑为基础的,其工作信号是离散的数字信号。电路中的电子晶体管工作于开关状态,时而导通,时而截止。数字电路的发展与模拟电路一样经历了由电子管、半导体分立器件到集成电路等几个时代。但其发展比模拟电路发展的更快。从60年代开始,数字集成器件以双极型工艺制成了小规模逻辑器件。随后发展到中规模逻辑器件;70年代末,微处理器的出现,使数字集成电路的性能产生质的飞跃。数字集成器件所用的材料以硅材料为主,在高速电路中,也使用化合物半导体材料,例如砷化镓等。逻辑门是数字电路中一种重要的逻辑单元电路 。TTL逻辑门电路问世较早,其工艺经过不断改进,至今仍为主要的基本逻辑器件之一。随着CMOS工艺的发展,TTL的主导地位受到了动摇,有被CMOS器件所取代的趋势。近几年来,可编程逻辑器件PLD特别是现场可编程门阵列FPGA的飞速进步,使数字电子技术开创了新局面,不仅规模大,而且将硬件与软件相结合,使器件的功能更加完善,使用更灵活。数字电路或数字集成电路是由许多的逻辑门组成的复杂电路。与模拟电路相比,它主要进行数字信号的处理(即信号以0与1两个状态表示),因此抗干扰能力较强。数字集成电路有各种门电路、触发器以及由它们构成的各种组合逻辑电路和时序逻辑电路。一个数字系统一般由控制部件和运算部件组成,在时脉的驱动下,控制部件控制运算部件完成所要执行的动作。通过模拟数字转换器、数字模拟转换器,数字电路可以和模拟电路互相连接。
收起全文
精华内容
下载资源
问答
  • 数字电路

    千次阅读 2019-06-23 09:34:43
    数字电路 :用数字信号进行算数运算和逻辑运输的电路 称为数字电路或者数字系统 数字电路具有逻辑运算和逻辑处理功能 又称数字逻辑电路 数字信号 时间和幅值的变化是离散的信号 即时间上离散 幅值上整数化 第一章 ...

    笔记
    数字电路 :用数字信号进行算数运算和逻辑运输的电路 称为数字电路或者数字系统 数字电路具有逻辑运算和逻辑处理功能 又称数字逻辑电路

    数字信号 时间和幅值的变化是离散的信号 即时间上离散 幅值上整数化

    第一章 数字电路基础
    数字电路的发展与分类
    电子管 半导体分离原件 小规模集成电路(SSI)
    中规模集成电路(MSI) 大规模集成电路(LSL)
    超大规模集成电路(VLSI)

    集成电路的材料与工艺
    材料 以硅材料为主 在高速电路中也使用化合物半导体材料 如砷化镓
    工艺 1.TTL(transistor transistor logic)
    晶体管 晶体管 逻辑
    2.CMOS(complementary metal oxide semiconductor)互补金属氧化物半导体
    现如今由于cmos的低功耗 高速导致ttl已经不常用了
    数字电路分析方法
    基本分析方法
    功能表 真值表 逻辑表达式 波形图
    仿真软件 EWB和quartus II
    2.数字电路的测试方法
    数字万用表 示波器 逻辑分析仪
    数字系统
    可以将多个输入 转化为多个输出
    数字系统包括组合系统 和时序系统
    组合系统 输出只与当前输入有关
    时序系统 输出不仅与当前输入有关 还与过去状态有关

    !(A+B)=!A·!B

    4.还原律 !!A=A

    2.3 化简公式
    1.合并公式
    1)A·B+A·!B=A(B+!B)=A
    2)(A+B)(A+!B)=A·A+A·!B+A·B+B·!B=A+A·!B+A·B=A(1+B+!B)=A(1+1)=A
    2.吸收公式
    A+AB=A·1+A·B=A(1+B)=A
    A(A+B)=AA+AB=A+AB=A(B+1)=A

    3.特殊公式
    1)A+B=A+!AB
    A+B=1(A+B)=(A+!A)(A+B)=A+AB+!AB=A(B+1)+!AB=A+!AB
    2)AB=A(!A+B)
    3)AB+!AC+BC(…)=AB+!AC
    AB+!AC+ABC+!ABC=AB(1+C)+!AC(1+B)=AB+!AC
    4)(A+B)(!A+C)(B+C)=(A+B)(!A+C)

    2.4 3个重要规则
    1.带入规则 就是把复杂变简单 可以推广反演公式
    2.反演规则 把F就变成了!F
    特点.把与换成或 把A换成!A 常量0换成1 整体的非不用变
    注意点 1.不能破坏运算顺序
    2.不属于单变量的非保留不便

    3.对偶规则
    把与换成或 0换成1 变量保持不便 可以得到对偶式
    注意 1.顺序不能改变
    2.长非号也保持不便

    2.5 复合逻辑运算和复合门
    2.5.1 定义 将与或非3种基本运算结合起来就是复合逻辑运算
    常用复合逻辑运算
    1.与非 就是与运算和非运算的组合 即F=!(A·B)
    2.或非 就是或运算和非运算的组合 即F=!(A+B)
    3.与或非 3种运算的组合 F=!(AB+CD)
    4.同或运算 含义当2个输入变量相同时 输出为1 ,相异时输出为0 符号为⊙
    F=A⊙B=!A!B+AB
    5.异或 也称模二加运算 含义当2个变量相异时 输出1 相同时输出0 符号为⊕
    F=A⊕B =A!B+!AB

    注:同或 异或 和或的区别就是一个是2个变量 一个是一个变量

    异或与同或常用公式
    1.!(A⊙B)=A⊕B 反之也可 所以异或 与 同或 互为对偶函数
    2.与常数
    A⊙1=A A⊕1=!A
    A⊙0=!A A⊕0=A
    A⊙A=1 A⊕A=0
    A⊙!A=0 A⊕!A=1
    奇偶性
    A⊙A=1;A⊙A⊙A=A 判断数如0的个数的奇偶性
    A⊕A=0;A⊕A⊕A=A 判断输入的1的个数奇偶性

    异或与同或的作用
    1.统计输入0或1个数的奇偶性
    2.控制信号的同向或者反向输出
    异或时当x取0, A原样输出 当x取1时 A取反输出

    2.6逻辑门的等效符号

    基本逻辑门电路(与,或,非,与非,或非)除了使用标准符号外还经常使用与其逻辑功能相同的等效逻辑符号,也可以根据反演定律,将任何与形式门和或形式的逻辑门互换


    2.9逻辑函数的2种标准形式
    一.最小项 n个变量的最小项是n个变量的"与"项
    其中每个变量都以原变量或者反变量的形式出现一次。
    一个A的最小项 就是A或者!A
    AB则他的最小项是AB 或者!AB 或者A!B 或者!A!B
    等等
    特点:如果最小项特定 那么只有一组数字使他们为1 其余全为0

    性质
    1.
    2.
    3.n变量的每一个最小项 有n个相邻项

    相邻项:只有一个变量 他的取值是不同的 其他变量是相同的
    2.最小项的表达式 ––标准"与或"式(最小项标准式)
    如果在一个与或表达式中,所有的"与项"均为最小值 则称这种表达式为最小项表达式 或称为标准与或式 (可以存在或)
    逻辑函数用最小项表示
    真正表中使函数值为1的各个最小项相或(重点)
    特点 由于任何一个函数的真值表是唯一的 所以最小项表达式也是唯一的

    二.最大项
    定义 n个变量的最大项是n个变量的"或项",其中每一个变量都以原变量或反变量的形式出现一次
    2变量 也有4个
    任何一个最大项 只有一组变量取值使他为0 而其余取值均使他为1
    性质
    1)
    2)
    3)
    卡洛图 化简以及无关项
    2.1.1 逻辑函数的卡洛图化简
    按照相邻规则排列的最小方格图,利用合并相邻项的原则化简逻辑函数
    1.卡洛图的构成
    画n变量的卡洛图:首先画出2^n个小方格,并将输入变量按行,列分为两组表示在方格的左上角,变量的取值按格雷码排列。行,列变量交叉处的小方格就是输入变量取值对应的最小项。
    第3章 组合逻辑电路 
    3.1 组合逻辑电路的分析
    数字逻辑电路包含2大类 一类是组合逻辑电路 另一类是时序逻辑电路 
    学习数字逻辑电路的目的:能够对电路进行分析,并且能够进行数字电路的设计
    逻辑电路的分析:就是找出输入与输出的关系,由他们的关系我们得有能力推测出这个逻辑电路有什么实际应用
    例1 F=!AB*!BC*!AC = AB+BC+AC
    根据真值表这个函数表达式可以用作3变量多数表决器
    例2 Si=Ai⊕Bi⊕Ci Ci+1=(Ai⊕Bi)Ci+Ai·Bi 
    一位二进制全加器

    3.2 组合逻辑电路的设计
    根据功能写出逻辑表达式以及能够画出电路图 
    工业上需要满足的要求以及衡量标准
    1)所用逻辑器件数目最少,器件种类最少。器件之间的连线最简单。这样的电路可以称为最小化电路
    2)保证级数尽量小 以保证减少门电路的延迟
    3) 功耗小,并且电路需要很稳定
    例1 制作一位全减器数字电路 
    例2 制作8421码转余三码数字电路

    3.3 译码器的功能
    译码器是一种具有翻译功能的多输入多输出的组合逻辑器件,可以把输入的二进制代码翻译成对应的编码输出
    译码器还有输入使能端,来控制这个译码器是工作还是不工作

    译码器还可以分为2大类 
    变量译码器 把2进制代码翻译成对应的输出
    变量译码器又可以分为2进制译码器译码器和2-10进制译码器

    显示译码器 主要用来驱动显示器件

    2进制译码器
    2-4译码器 一个低电平有效使能端 2个输入端 4个输出端
    不考虑使能端情况
    Y1=!mi
    考虑使能端情况
    Y1=E+!mi

    A与B的非
    3-8译码器
    1个高点平有效使能端E[1] 2个高电平有效使能端(E[2A]和 E[2B]) 4个输入端 8个输出端

    4-16译码器

    3.4二进制译码器的应用
    典型的应用
    (1)实现存储系统的地址译码

    (2)实现逻辑函数

    (3)带使能端的译码器可用作数据分配器和脉冲分配器

    译码器每一个输出都对应着某一个输入变量的最大项或者最小项的非
    3.4 二进制译码器的应用-扩展

    二进制译码器的扩展值得是用小规模的译码器来实现大规模译码器
    以下用3-8译码器实现4-16译码器

    第3讲 数据选择器及其应用

    3.5数据选择器功能

    数据选择器简称MUX(multiplexer)
    数据选择器又称多路选择器
    他有n位地址输入,2^n位数据输入,1位输出
    功能:每次在地址输入的控制下,从多路数据中选择一路进行输出,类似单刀多掷开关
    常见的数据选择器有2选1 4选1 8选1 和16选1等
    4选1选择器原理图

    D[0]A[0]!A[1]!E+D[1]A[0]!A[1]!E+D[2]!A[0]A[1]!E+D[3]A[1]A[0]!E

    数据选择其的典型应用
    1.作数据选择,以实现信号的分时传送 最本质应用
    2.实现组合逻辑函数
    3.在数据传输时进行并-串转换
    4.产生序列信号
    3.6数据选择器的应用-实现逻辑函数
    例1 : 74151就是一种8选1选择器
    例2:

    3.7数据选择器的扩展

    第4章 触发器
    本章主要讲以下几点
    4.1触发器的概述
    4.2基本RS触发器的描述方法
    4.3时钟控制触发器
    4.4主从触发器和边沿触发器
    4.5触发器的逻辑符号以及时序图
    第一讲
    4.1触发器概述
    组合逻辑电路 输出只与当前输入有关
    时序逻辑电路 输出不仅与当前输入有关,也与过去的输出(也就是过去的状态)有关

    如何保存过去状态呢,这就需要触发器
    1.时序电路基本结构
    触发器是时序电路的核心

    2.触发器的定义
    触发器:是具有记忆功能的双稳态电路(指的是0态和1态)
    触发器的输入为Y又称为激励
    触发器的输出为Q又称为状态

    现态(Qn)–表示触发器现在的状态:Qn常简写为Q
    次态(Q^n+1)—表示触发器的下一个状态

    3.基本RS触发器及其工作原理

    /R[D]和S[D]为高电平时输出不发生改变,仅当其中一个为低电平时,输出才发生改变,称为R[D]和S[D]低电平有效,在逻辑符号中用字符上加一横提示为
    并且在输入端加有小圆圈
    /
    按照图从上到下0 1 置1

    按照图从上到下0 1置1
    4.2 基本RS触发器的描述方法
    1.状态转移真值表
    低电平有效基本RS逻辑符号

    我们可以列出真值表 将输入 现态作为输入 次态作为输出
    2.特征方程 (状态方程)

    3.激励表
    激励表也称驱动表,是表示触发器由当前状态Qn转至确定的下一状态Qn时,对输入信号的要求

    4.状态转移图
    状态转移图是使用图形的方式来描述触发器的状态转移规律。圆圈表示触发器的稳定状态,箭头表示在输入信号作用下状态转移的方向,箭头旁的标注表示转移条件

    5.时序波形图

    不定只有在Q和!Q都为1 且S[D]和R[D]都为1时才会发生 也就是不允许输入到保持输入的时候
    输出的不同取决于这2个与非门的延时
    当上面与非门的延时低时 Q=0
    当上面与非门的延时高时 Q=1

    6.基本RS触发器构成的开关消抖电路

    注意: 老师说 R[1]和R[2]为上拉电阻

    解释: R[D] S[D]取0和1时候 处于置0状态。由于S[D]不会变 所以当R[D]变成1的时候触发器就是保持记忆状态。所以可以让Q的值以及Q^n的值保持不变

    4.3 时钟控制触发器
    4.3.1 钟控RS触发器
    钟控RS触发器是在基本RS触发器基础上加2个与非门构成的R为置0端,S为置1端,CP为时钟输入端(或者叫门控)---CLOCK Pulse 时钟脉冲
    引入钟控信号的原因
    数字系统中,为了协调各种触发器的工作状态,引入同步信号,使得这些触发器只有在同步信号到达时才按输入信号改变状态。同步信号也叫时钟信号,用CLOCK表示,一般简写成CLK

    不定发生在 CLK为1 R S都为1 到 CLK 为1 R S 都为0

    在实际应用中,有时需要在不受CLK控制的情况下把触发器置成指定的状态,为此,触发器电路还设置有异步置1输入端S[D]和异步清0输入端R[D] 如下图所示。
    4.6.2 钟控D触发器

    D触发器是触发器中最简单的触发器,也是后面时序电路设计用的最多的触发器
    4.3.3钟控JK触发器

    特点: 不管J K 取什么都不会使得 R[D]和S[D]同时为0 也就是R[D]+S[D]=!K + !Q + !J +Q == 1

    4.3.4钟控T触发器

    4.3小结
    (1) 时钟控制基本RS触发器及其符号
    (2)钟控D触发器,符号及其描述方法
    (3)钟控JK触发器,符号及其描述方法
    (4)钟控T触发器
    (5)各触发器功能
    4.4.主从触发器和边缘触发器
    4.4.1 电平钟控触发器存在的空翻现象
    空翻现象: 把在一个CLK脉冲周期内触发器2次或以上翻转的现象叫做空翻
    空翻现象的发生使得时钟控制失效,这样就得不到同步的目的
    注: 同步的要求是每一个CLK脉冲

    展开全文
  • 数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路
  • 数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路
  • 数字电路数字电路数字电路数字电路数字电数字电路数字电路数字电路
  • 数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路数字电路
  • 数字电路基础 数字电路基础 数字电路基础 数字电路基础
  • 数字时钟电路(数字电路设计)文件内包含数字时钟电路原理图、PCB板、3D封装。 数字电路设计,采用逻辑门电路,CD4511译码器,CD4518计数器等其他外围电路构成。
  • 数字电路简明教程数字电路简明教程数字电路简明教程数字电路简明教程数字电路简明教程数字电路简明教程
  • 数字电路ppt

    2012-11-17 15:55:48
    数字电路 数字电路 数字电路 数字电路 数字电路 数字电路
  • 数字电路设计 数字电路设计 数字电路设计 数字电路设计
  • 数字电路与系统 数字电路与系统 数字电路与系统
  • Multisim仿真数字电路

    2018-07-11 09:08:40
    使用Multisim仿真的各种数字电路使用Multisim仿真的各种数字电路使用Multisim仿真的各种数字电路使用Multisim仿真的各种数字电路使用Multisim仿真的各种数字电路使用Multisim仿真的各种数字电路使用Multisim仿真的...
  • 数字电路资料数字电路技术基础数字电路数字电路技术基础技术基础
  • 数字电路与系统数字电路与系统数字电路与系统数字电路与系统数字电路与系统数字电路与系统
  • 数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题数字电路公司面试试题...
  • 数字电路基础

    2018-09-10 10:00:59
    数字电路的基础知识,基于Multisim-14.0,有截屏,有图片
  • 数字电路设计ppt 数字电路设计ppt数字电路设计ppt
  • 以下文章来源于电工电气学习作者:电工电气学习数字电路是实现一定逻辑功能的电路,称为逻辑电路,又称为开关电路。这种电路中的晶体管一般都工作在开关状态。数字电路可以由分立元件构成(如反相器、自激多谐振荡器...

    9bc1850534697748d3a7fa8657aab123.png

    以下文章来源于电工电气学习

    作者:电工电气学习

     数字电路是实现一定逻辑功能的电路,称为逻辑电路,又称为开关电路。这种电路中的晶体管一般都工作在开关状态。数字电路可以由分立元件构成(如反相器、自激多谐振荡器等),但现在绝大多数是由集成电路构成(如与门电路、或门电路等)。要看懂数字电路图,首先应掌握一些数字电路的基本知识;其次是了解二进制逻辑单元的各种逻辑符号及输出、输入关系;然后还应掌握一些逻辑代数的知识。具备了这些基本知识,也就为看懂数字电路图奠定了良好基础。

      数字电路识图方法如下:

      一、“是是非非看逻辑”

      通过阅读电路说明书来了解逻辑电路的结构组成、功能、用途,也可以通过阅读真值表,了解输出与输入间的“是”或“非”的逻辑关系,掌握各单元模块的逻辑功能。

      二、元器件功能看引脚

      数字电路中往往使用具有各种逻辑功能的集成电路,这样会使整个电路更简单、可靠。但也为识图带来一定困难。因为看不到集成电路内部元器件及电路组成情况,只能看到外部的许多引脚,这些引脚各有各的作用,这些引脚与外部其他元器件或电路连接,以实现一定的功能。实际上很多时候并不需要知道集成电路内部电路组成情况,只需了解外部各引脚的功能即可。集成电路各引脚的功能用文字加以注明,如电路中没给出文字说明或参数,则应查阅有关手册,了解集成块的逻辑功能和各引脚的作用。对一些常用的集成电路,如常用的运算放大器LM324,四个2输入与非门74LS00、555时基电路等,读者应记住各引脚的功能,这对快速、准确识图有所帮助。

      三、功能分解看模块

      对数字电路可按信号流向把系统分成若干个功能模块,每个模块完成相对独立的功能,对模块进行互作状态分析,必要时可列出各模块的输入、输出逻辑真值表。

      四、综合起来看整体

      将各模块连接起来,分析电路从输入到输出的完整工作过程,必要时可画出有关工作波形图,以帮助对电路逻辑功能的分析、理解。

    延伸阅读

    酒店工程之电气工程师必须知道的电气二次控制回路知识

    如果您喜欢此篇文章,记得发到给好朋友哦!分享智慧,好运常伴您!

    ——   酒店工程交流平台  ——

    酒店工程交流平台

    公众号扫码关注

    微信公共号:Hotel-Engineering

    平台运维邮箱:Hoteleng_cn@126.com

    以匠人之心,搭建酒店工程行业的专业平台!

    28895748cbaa2de1d5f2fe0b692ed497.png

    ——   酒店工程解决方案——

    酒店工程解决方案

    公众号扫码关注

    微信公共号:hotel-solution

    以匠人之心,搭建酒店工程行业的专业平台

    aa58451378e31a04fd9ef94e31edb37b.png

    声明本文来源于网络,非酒店工程交流平台原创文章。转载内容仅作学习交流之用,所述观点不代表酒店工程交流平台立场,版权归原创作者所有,如有侵权,请联系我们删除,谢谢』

    展开全文
  • 数字电路1数字信号:指的是在时间上和数值上都是离散的信号;即信号在时间上不连续,总是发生在一序列离散的瞬间;在数值上量化,只能按有限多个增量或阶梯取值。(模拟信号:指在时间上和数值上都是连续的信号。)2...

    数字电路

    1数字信号:指的是在时间上和数值上都是离散的信号;即信号在时间上不连续,总是发生在一序列离散的瞬间;在数值上量化,只能按有限多个增量或阶梯取值。(模拟信号:指在时间上和数值上都是连续的信号。)

    2数字电路主要研究: 电路输入、输出状态之间的相互关系,即逻辑关系。分析和设计数字电路的数学工具是逻辑代数,由英国数学家布尔1849年提出,因此也称布尔代数。

    3逻辑代数有三种最基本的运算:与、或、非。基本逻辑的简单组合称为复合逻辑。

    4 逻辑代数三个基本规则:代入规则、反演规则和对偶规则。

    5 化简电路是为了降低系统的成本,提高电路的可靠性,以便使用最少集成电路实现功能。

    6 把若干个有源器件和无源器件及其导线,按照一定的功能要求制作在同一块半导体芯片上,这样的产品叫集成电路。最简单的数字集成电路就是集成逻辑门,以基本逻辑门为基础,可构成各种功能的组合逻辑电路和时序逻辑电路

    5625a80f4adb9aa91acabdeab10da27f.png

    7TTL门电路:是目前双极型数字集成电路使用最多的一种,由于输入端和输出端的结构形成都采用了半导体三极管,所以也称晶体管-晶体管逻辑门电路。TTL与非门是TTL门电路的基本单元。最常用的集成逻辑门电路TTL门和CMOS门。

    8集成逻辑门,按照其组成的有源器件的不同可分为两大类:一类是双极性集体管逻辑门,主要有TTL门(晶体管-晶体管逻辑门)、ECL门(射极耦合逻辑门)、I2C门;另一类是单极性绝缘栅场效应管逻辑门,简称MOS门。

    问题集锦

    1同步电路和异步电路的区别是什么?

    同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

    异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。

    c5b022ca30e0c5d48b5046bfbcbe70c9.png

    2什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?

    将两个门电路的输出端并联以实现与逻辑的功能成为线与。 在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。 由于不用OC门可能使灌电流过大,而烧坏逻辑门。

    3解释setup和hold time violation,画图说明,并说明解决办法。

    Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

    保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。

    建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

    4什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)

    在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

    产生毛刺叫冒险。判断方法:代数法、图形法(是否有相切的卡诺圈)、表格法(真值表)。如果布尔式中有相反的信号则可能产生竞争和冒险现象。

    冒险分为偏“1”冒险和偏“0”冒险

    解决方法:一是添加布尔式的消去项;二是在芯片外部加电容;三是加入选通信号。

    5名词:SRAM、SSRAM、SDRAM:(SRAM:静态RAM; DRAM:动态RAM; SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。SDRAM:Synchronous DRAM同步动态随机存储器

    6FPGA和ASIC的概念,他们的区别。

    答案:FPGA是可编程ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。

    7单片机上电后没有运转,首先要检查什么?

    a、首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。b、接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。c、然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形;经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。

    8什么是同步逻辑和异步逻辑?

    同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。

    9你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?

    常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

    展开全文
  • 数字电路与模拟电路区别

    万次阅读 2018-09-13 21:19:02
    数字电路:用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,数字信号则是离散的量 1.电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字...

    数字电路:用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,数字信号则是离散的量

    1.电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。

    2. 数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。数字电路信号有损失,需高频采样.

    3.数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,数字电路中元件处于开关状态,功耗较少

    模拟电路:模拟信号是关于时间的函数,是一个连续变化的量

    1.模拟电路可以在大电流高电压下工作,而数字电路只是在小电压,小电流底功耗下工作

    2.当图像信息和声音信息改变时,信号的波形也改变

    3.模拟信号由于它的多变性极容易受到干扰,其中包括来自信道的和电子器件的干扰,模拟器件难以保证高的精度

    展开全文
  • 数字电路笔记

    千次阅读 多人点赞 2019-10-11 15:08:17
    本学期在学数字电路,这里是我的笔记。希望能帮助到有需要的人,同时也让自己养成记笔记的习惯。欢迎各位大佬批评指正。 数字电路 教师:** tel:********* 第一章 数字电路概论 1.二进制 LSB和MSB   通常,MSB...
  • 各种数字电路实例

    2018-11-06 18:26:10
    学习电路的筒子们,数字电路和模拟电路的相关知识已经上传,需要的自己下载。我感觉按课本学习,不如自己动手做做。这样才不会出现简单的错误。
  • 门电路是数字电路中最基本的逻辑单元。它可以使输出信号与输入信号之间产生一定的逻辑关系。在数字电路中,信号大都是用电位(电平)高低两种状态表示,利用门电路的逻辑关系可以实现对信号的转换。最基本的门电路有...
  • 数字电路学习

    千次阅读 2018-09-21 00:18:28
    数字电路的学习我选择的资料是《数字技术基础》阎石 或者《数字逻辑电路基础》 江国强 数字电路主要有以下几个部分:数制、逻辑代数、门电路、组合逻辑电路、触发器、时序逻辑电路、整形以及模数之间的转换等。 ...

空空如也

空空如也

1 2 3 4 5 ... 20
收藏数 30,615
精华内容 12,246
关键字:

数字电路